• Title/Summary/Keyword: 보상전압

Search Result 899, Processing Time 0.035 seconds

A Design of Bipolar Transresistance Amplifiers (바이폴라 트랜스레지스턴스 증폭기 설계)

  • Cha, Hyeong-U;Im, Dong-Bin;Song, Chang-Hun
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.38 no.11
    • /
    • pp.828-835
    • /
    • 2001
  • Novel bipolar transresistance amplifier(TRA) and its offset-compensated TRA for high-performance current-mode signal processing are described. The TRA consist of two current follower for a current inputs, a current summer for the current-difference, a resistor for the current to voltage converter, and a voltage follower for the voltage output. The offset-compensated TRA adopts diode-connected npn and pnp transistor to reduce offset voltage in the TRA. The simulation results show that the TRA has impedance of 0.5 Ω at the input and the output terminal. The offset voltages at these terminals is 40 mV The offset-compensated TRA has the offset voltage of 1.1 mV and the impedance of 0.25 Ω. The 3-dB cutoff frequency is 40 MHz for the two TRA's when used as a current to voltage converter with unit-gain transresistance. The power dissipation is 11.25 mW.

  • PDF

A Study on the Instantaneous Voltage Drop Compensator through the Series Voltage Injection (직렬 전압주입에 의한 순간전압강하 보상기기에 관한 연구)

  • 전영환;김지원;전진홍
    • Journal of Energy Engineering
    • /
    • v.10 no.4
    • /
    • pp.310-317
    • /
    • 2001
  • The instantaneous voltage drop is occurred when the fault is happened on the nearby feeders. The instantaneous voltage drop is continued during relatively short period. But, the effect of it can be very severe to some sensitive devices. That is, it can be the reason of restart or malfunction of some devices. And these phenomenons can cause the enormous economical damage and shorten the lifetime of the devices. In this paper the device which can compensate the instantaneous voltage drop, is studied. The device injects the voltage to the power system through the series transformer. The validity of the proposed algorithm using peak detection method is verified through the computer simulation and experiments.

  • PDF

Steady-State Performance Improvement of Single-Phase PWM Inverters Using PLL Technique (PLL 기법을 이용한 단상 PWM 인버터의 정상상태 성능개선)

  • 정세교;이대식
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.9 no.4
    • /
    • pp.356-363
    • /
    • 2004
  • This paper presents a precision voltage control technique of a single phase PWM inverter for a constant voltage and constant frequency(CVCF) applications. The proposed control scheme employs an additional phase-locked loop(PLL) compensator which is constructed using the output capacitor voltage and current. The computer simulation and experiment are carried out for the actual single-phase PWM inverter and it is well demonstrated from these results that the steady-state performance and total harmonic distortion(THD) are remarkably improved by employing the proposed technique.

Study of AC Drive Control Method Using Voltage Drop Compensation Algorithm (전압강하 보상 알고리즘을 이용한 AC Drive 제어기법에 관한 연구)

  • Park, Jong-Je;Kim, Hee-Sun;Yun, Hong-Min;Na, Seung-Ho
    • Proceedings of the KIPE Conference
    • /
    • 2011.07a
    • /
    • pp.465-466
    • /
    • 2011
  • 본 논문에서는 순간정전 발생시 전압강하 보상 알고리즘을 통하여 AC Drive의 신뢰성을 높이는 제어 기법들에 대해 알아본다. 부하 특성에 따라 제어 기법이 나누어지며 각각 제어 기법은 시뮬레이션 및 시험을 통해 그 타당성을 검증 하였다.

  • PDF

Development of three phase 10kW voltage sag compensator (SEMI F47을 만족하는 10kW급 3상 전압 새그 보상기 개발)

  • Chae, Seungwoo;Cha, Hanju
    • Proceedings of the KIPE Conference
    • /
    • 2011.07a
    • /
    • pp.404-405
    • /
    • 2011
  • 본 논문에서는 SEMI F47을 만족하며 3상 계통에 적용 가능한 전압 새그 보상기를 구성하는 알고리즘과 설계과정을 기술하였다. 제안된 알고리즘을 검증하기 위해 PSIM 시뮬레이션 프로그램을 통해 시뮬레이션 하였고, 시제품 제작을 통해 성능을 검증 하였다.

  • PDF

Modeling of Static VAR Compensator for Voltage Control Using EMTP (EMTP를 이용한 전압보상용 SVC모델링)

  • Park, Dae-Yun;Lee, You-Jin;Kim, Chul-Hwan
    • Proceedings of the KIEE Conference
    • /
    • 2008.07a
    • /
    • pp.2283-2284
    • /
    • 2008
  • TCR(Thyristor Controlled Reactor, 싸이리스터 제어 리액터)를 사용한 SVC(Static VAR Compensator, 정지형 무효전력 보상장치)의 모델링을 제시한다. 이 모델링을 전력계통의 전압 제어에 적용하며 EMTP(Electro-Magnetic Transient Program, 전자기적 과도현상 해석 프로그램)를 통하여 시뮬레이션의 결과를 도출하고 EMTP를 통한 모델링을 확인한다.

  • PDF

Compensation of Individual Voltage Delay for Performance Improvement in Cascaded Multilevel Converter (다단 멀티레벨 컨버터에서의 성능개선을 위한 개별전압 지연보상)

  • Kim, Sang-Hyun;Kim, Tea-Hyung;Kwon, Byung-Ki
    • Proceedings of the KIPE Conference
    • /
    • 2013.07a
    • /
    • pp.532-533
    • /
    • 2013
  • 본 논문에서는 다단 멀티레벨 컨버터(Cascaded Multilevel Converter) 방식으로 개발된 STATCOM에서 Phase-Shifted PWM 시 발생할 수 있는 개별 Cell 인버터의 출력 전압 위상 지연을 보상하여 시스템의 성능을 개선하였다.

  • PDF

Hold-Up Time Compensation Method for High Efficiency Half-Bridge LLC Converter (고효율 하프-브리지 LLC 컨버터를 위한 Hold-Up Time 보상 기법)

  • Baek, Jae-Il;Kim, Jae-Kuk;Lee, Jae-Bum;Youn, Han-Shin;Moon, Gun-Woo
    • Proceedings of the KIPE Conference
    • /
    • 2016.07a
    • /
    • pp.301-302
    • /
    • 2016
  • Hold-up time 조건에 의해 넓은 입력전압 범위에서 설계되는 하프-브리지 LLC 컨버터는 높은 전압 이득을 얻기 위해 작은 자화 인덕턴스와 넓은 스위칭 주파수 범위가 요구된다. 하지만 이는 큰 1차측 도통손실 및 코어 손실을 초래한다. 본 논문에서는 하프-브리지 LLC 컨버터가 좁은 입력전압에서 설계되기 위한 새로운 hold-up time 보상 기법을 제안한다. 따라서 제안된 기법에서의 하프-브리지 LLC 컨버터는 큰 자화 인덕턴스 및 좁은 스위칭 주파수 범위로 설계 될 수 있다. 제안된 회로의 효과는 90-264Vrms 입력, 250-400V 링크 전압, 48V/480W 출력을 갖는 prototype의 실험을 통해 검증된다.

  • PDF

Congestion Cost Reduction considered Carbon Tax using Voltage-Sourced Converter Back-to-Back HVDC (전압형 Back-to-Back HVDC를 이용한 수도권 전력 계통의 탄소세를 적용한 혼잡 비용 절감 방안 연구)

  • Kwon, Do-Hoon;Lee, Dong-Woo;Moon, Seung-Il
    • Proceedings of the KIEE Conference
    • /
    • 2011.07a
    • /
    • pp.242-243
    • /
    • 2011
  • 우리나라의 전력 계통은 수도권에 부하가 집중되어 있는 반면에 발전 설비는 비수도권에 위치해서 대규모 북상 조류가 발생한다. 이런 대규모의 장거리 전력 전송은 계통의 안정도를 떨어뜨리고 사고시 전력 계통에 불안정을 야기할 수 있다. 때문에 이를 방지하기 위해 송전전력을 제한하게 되고 그로 인한 혼잡비용이 발생한다. 전압형 BTB(Back-to-Back) HVDC의 경우 유효전력과 무효전력의 독립적인 제어가 가능하므로 전압형 BTB HVDC를 수도권 전력 계통에 투입시켜 무효전력을 보상해줄 수 있다. 무효전력을 보상해주면 수도권으로의 융통전력이 더 증가하게 되고 그로 인한 혼잡비용을 절감시킬 수 있다. 본 논문에서는 PSS/E를 이용하여 전압형 BTB HVDC를 수도권 전력망에 투입하여 융통전력을 계산하고 이를 토대로 탄소세를 고려한 혼잡 비용절감 효과를 알아본다.

  • PDF

Three-Phase Hybrid Z-Source UPQC (Z-HUPQC)System (3상 하이브리드 Z-소스 UPQC (Z-HUPQC)시스템)

  • Oh, Seung-Yeol;Jung, Young-Gook;Lim, Young-Cheol
    • Proceedings of the KIPE Conference
    • /
    • 2007.11a
    • /
    • pp.82-85
    • /
    • 2007
  • 전압과 전류에 민감한 장치설비에 대해 통합적으로 전력품질을 개선할 수 있는 3상 UPQC(Unified Power Quality Conditioner)는 전압의 변동을 보상하는 직렬형 인버터와 전류의 고조파를 보상하는 병렬형 인버터로 구성된다. 본 연구의 주안점은 종전의 3상 UPQC의 직렬형 인버터와 병렬형 인버터에 Z-소스 토폴로지를 적용하는 것이다. Z-소스 인버터의 shoot-through제어를 위해서는 simple boost control을 사용하였으며 shoot-through제어에 의하여 Z-소스 네트워크의 직류전압이 제어 가능하였다. 과도상태와 정상상태에서 전압과 전류 조건에 대한 PSIM시뮬레이션에 의해 제안된 시스템의 타당성을 확인할 수 있었다.

  • PDF