• 제목/요약/키워드: 벤치마크 기법

검색결과 219건 처리시간 0.032초

TPC-C 벤치마크를 이용한 병렬 트랜잭션 처리 시스템의 성능분석기법

  • 김희철;신정훈;이용두;권영직
    • 한국산업정보학회논문지
    • /
    • 제3권1호
    • /
    • pp.79-92
    • /
    • 1998
  • 일반 병렬처리 시스템(General Purpose Multiprocessors) 과는 달리, 병렬 트랜잭션(Transaction)처리 시스템의 성능은 메모리의 계층구조와 입출력 시스템의 구조 등에 크게 영향을 받는 특징을 갖는다. 본 논문은 입출력 노드의 성능 분석에 주안점을 두고 전체 시스템에서의 입출력 노드의 개수, 병렬 디스크의 개수 및 상호연결망(Interconnection Network)과의 접속을 제공하는 스위치의 처리 용량 등의 인수들이 SPAX 병렬 트랜잭션 처리 시스템의 성능에 미치는 영향에 대한 분석 내용을 기술한다. 본 연구에서는 벤치마크로는 병렬 트랜잭션 시스템의 성능 평가에 주로 사용되고 있는 TPC-C 벤치마크를 사용하며 모의 입력(Synthetic workload)을 통한 성능분석을 수행하였다. 본 연구는 입출력 노드에 부하가 많이 걸릴 경우 패킷을 크리에 따라 시스템의 성능에 큰 영향을 미치며, 반면에 입출력노드내의 상호연결망의 접속을 제공하는 XNIF 의 데이터 버퍼 개수의 증가는 시스템의 성능 향상에 전혀 기여를 하지 않음을 보여준다. 이는 시스템의 성능향상을 위해서는 패킷 전송 경로상의 모든 시스템 요소의 성능 향상이 병행되어야 함을 보여준다. 마지막으로는 프로세싱노드와 입출력노드의 처리능력의 균형이 병렬 트랜잭션시스템의 설계에 있어서 매우 중요하다는 점을 보여준다.

Maximum Energy Dissipation Algorithm을 이용한 벤치마크 사장교의 제어 (Vibration Control of a Benchmark Cable-Stayed Bridge using Maximum Eenergy Dissipation Algoritm)

  • Cho, Sang Won;Jung, Hyung Jo;Han, La San
    • 한국지진공학회:학술대회논문집
    • /
    • 한국지진공학회 2003년도 추계 학술발표회논문집
    • /
    • pp.435-441
    • /
    • 2003
  • 본 논문에서는 Maximum Energy Dissipation Algorithm(MEDA) 사장교의 MR댐퍼제어에 적용하고자 한다 MR댐퍼의 제어를 위해서 여러 제어 이론들이 제안되었으나, 각각의 특성에도 불구하고 성능면에서는 큰 차이가 없다 MEDA는 Lyapunove 직접법을 바탕으로 군성되는 제어이론으로써, 15년전에 제안되었음에도 실제 토목구조물에는 적용된 바 없어 그 성능 및 장점이 제대로 검증되지 않았다. 따라서 본 논문에서는 벤치마크 사장교 수치예제를 통해서, MEDA의 토목구조물에의 적용성을 성능(performance)과 강인성(robustness) 측면에서 분석하려한다. 수치예제에서 다양한 지진에 대한 층간변위, 가속도, 그리고 상대변위의 각 제어기법에 의한 감소량은 벤치마크문제에 정의된 평가지수(evaluation criteria)를 사용하였다.

  • PDF

퍼지관리제어기법을 이용한 스마트 면진 벤치마크 건물의 제어 (Control of Smart Base-isolated Benchmark Building using Fuzzy Supervisory Control)

  • 김현수
    • 한국지진공학회논문집
    • /
    • 제9권4호
    • /
    • pp.55-66
    • /
    • 2005
  • 본 논문에서는 스마트 면진장치를 효과적으로 제어하기 위하여 퍼지관리제어기를 개발하였고 그 효율성을 검토하였다. 이를 위하여 1세대 스마트 면진 벤치마크 건물을 이용하여 수치해석을 수행하였다. 대상 벤치마크 구조물은 부정형의 평면을 가지고 있는 8층 건물이고 탄성베어링과 MR 감쇠기로 이루어진 스마트 면진장치가 설치되어 있다. 본 논문에서는 다목적 유전자 알고리즘을 이용하여 원거리 지진과 근거리 지진에 대하여 각각 면진구조물을 효과적으로 제어할 수 있는 하위 퍼지제어기를 개발한다. 최적화과정에서는 구조물의 최대 및 RMS 가속도와 면진층 변위의 저감이 목적으로 사용된다. 벤지마크 건물에 지진하중이 가해지면 두 개의 하위 퍼지제어기에서는 각각 다른 명령전압이 제공되는데 이 명령전압들은 퍼지관리제어기의 추론과정에 기반하여 실시간으로 참여율이 조절되어 하나의 명령전압으로 조합된다. 수치해석을 통하여 제안된 퍼지관리제어기법을 사용함으로써 상부구조물의 응답과 면진층의 변위를 효과적으로 줄일 수 있음을 확인할 수 있다.

벤치마킹 기법의 도서관 활용에 관한 연구 (A Study on Benchmarking Technique and Application for Library)

  • 이상복
    • 한국도서관정보학회지
    • /
    • 제35권2호
    • /
    • pp.323-350
    • /
    • 2004
  • 본 연구의 목적은 도서관에서 벤치마킹 기법을 도입ㆍ활용할 때 선행적으로 요구되는 벤치마킹 기법의 개념, 수행절차, 적합 모형 등에 관한 이론적 고찰과 국내ㆍ외 도서관 적용 사례를 분석하여 도서관의 벤치마킹 성공요소를 제시하였다. 본 연구의 결과는 도서관 현장에서 벤치마킹 기법을 활용할 때 참고가 될 것이며 후속 연구를 위한 기초로서 활용될 것이다.

  • PDF

슈퍼컴퓨터 단일 컴퓨팅 노드 성능 측정을 위한 벤치마크 기법 (Benchmarking techniques to evaluate single computing node of HPC)

  • 권민우;윤준원;홍태영
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2017년도 춘계학술발표대회
    • /
    • pp.571-572
    • /
    • 2017
  • 한국과학기술정보연구원에서 운영 중인 슈퍼컴퓨터 4호기인 Tachyon 2차 시스템은 이론최고성능 300TFlops인 SUN Blade 6275 시스템을 기반으로 구성되어있다. 로그인 노드 4대와 컴퓨팅 노드 3200대로 구성되어 있으며 컴퓨팅 노드 중에 24대는 디버깅 노드로 사용되고 있다. 3200대의 컴퓨팅 노드가 동일한 하드웨어로 구성이 되어 있으므로 Tachyon 2차 시스템의 전체 계산 성능을 결정하는 가장 중요한 요소가 단일 컴퓨팅 노드의 성능이 되겠다. 본 논문에서는 다양한 벤치마크 기법을 통해 단일 노드의 성능을 측정하여 분석하였다.

데이터 캐시의 활용도를 높이는 동적 선인출 필터링 기법 (Dynamic Prefetch Filtering Schemes to Enhance Utilization of Data Cache)

  • 전영숙;이병권;김석일;전중남
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2004년도 가을 학술발표논문집 Vol.31 No.2 (1)
    • /
    • pp.562-564
    • /
    • 2004
  • 캐시 선인출 기법은 메모리 참조에 따른 지연시간을 줄이는 효과적인 방법이다. 그러나 너무 적극적인 선인출은 캐시 오염을 유발시켜 선인출에 의한 장점을 상쇄시킨다. 본 연구에서는 캐시의 오염을 줄이기 위해 동적으로 필터 테이블을 참조하여 선인출 명령을 수행할 지의 여부를 결정하는 4가지 필터링 방법들을 비교 평가한다. 비교 연구를 위한 이상적인 필터링 구조를 제안하였으며, 기존 연구에서의 잠김 현상을 개선하기 위한 이진 상태 구조를 제안하였다. 또한, 정교한 필터링을 위한 블록주소 참조 방식을 제안하였다. 일반적으로 많이 사용되는 일반 벤치마크 프로그램과 멀티미디어 벤치마크 프로그램들에 대하여 실험한 결과, 캐시 미스율이 이진 상태 구조는 평균 5.6%, 블록주소 참조 구조는 7.9% 각각 감소하였다.

  • PDF

GPGPU 프로그램의 자료경합 탐지기법을 위한 벤치마크 모음 (A Benchmark Suite for Data Race Detection Technique in GPGPU Progrmas)

  • 이건표;최으뜸;전용기
    • 한국컴퓨터정보학회:학술대회논문집
    • /
    • 한국컴퓨터정보학회 2019년도 제59차 동계학술대회논문집 27권1호
    • /
    • pp.7-8
    • /
    • 2019
  • 자료경합은 두 개 이상의 스레드가 같은 공유메모리에 적절한 동기화 없이 접근하고, 적어도 한 개의 접근사건이 쓰기일 때 발생할 수 있는 동시성 오류이다. 자료경합은 프로그래머가 의도하지 않은 비결정적인 수행결과를 초래하여, 항공기 소프트웨어와 같은 고신뢰성이 요구되는 프로그램에서 치명적인 오류를 발생시켜 인적 물적 손해로 이어질 수 있다. 자료경합 탐지기법은 이러한 문제를 사전에 탐지하여 수정하는데 사용되어진다. 하지만 GPGPU 프로그램에서의 자료경합은 CPU 병행프로그램에서보다 복잡한 실행구조를 가지고 있어 스레드 및 메모리 계층, 스케줄링, 동기화 기법 등의 많은 변수가 존재한다. 이로 인해 실세계 프로그램에 자료경합 탐지기법을 적용하여 검증 시 이러한 변수들을 반영하여 실험하는데 많은 노력이 소요된다. 본 논문은 실세계 프로그램에서의 자료경합을 대표하는 4가지 패턴의 합성프로그램으로 이루어지고 실행 시 스레드 및 메모리 계층, 스레드 구조, 메모리 사용량 및 동기화 방안을 지정할 수 있는 벤치마크 모음을 제시한다.

  • PDF

Mongrel : 계층적 분할 기법을 이용한 광역 배치 (Mongrel : Global Placement with Hierarchical Partitioning)

  • 성영태;허성우
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2004년도 가을 학술발표논문집 Vol.31 No.2 (1)
    • /
    • pp.742-744
    • /
    • 2004
  • 본 논문에서는 표준 셀 배치기 Mongrel의 성능을 개선하기 위해 사용된 다양한 기법에 관해 살펴보고 top-down방식의 계층적 분할 기법을 이용한 광역 배치(Hierarchical Global Placement)를 제안한다. 계층적 분할 기법을 이용한 광역 배치는 RBLS(Relaxation Based Local Search) 기법과 더불어 Mongrel의 성능 개선에 결정적인 역할을 하고 있으며 분할 기법으로 hMETIS(클러스터링을 이용한 다단계 분할 기법)를 사용한다. 우리는 표준 벤치마크 회로를 이용한 실험을 통해 계층적 분할 기법을 이용한 광역 배치 기법이 안정적이면서 효율적인 배치 결과를 가져옴을 보인다.

  • PDF

안드로이드 달빅과 자바 가상머신의 성능비교 (Performance Comparison of Android Dalvik and Java Virtual Machines)

  • 이종혁;김형신
    • 한국산학기술학회논문지
    • /
    • 제12권1호
    • /
    • pp.486-492
    • /
    • 2011
  • 본 논문에서는 안드로이드에 탑재되는 가상머신인 달빅(Dalvik) 가상머신의 성능을 벤치마크를 구현하여 측정하고 기존 임베디드 자바 가상머신과의 성능을 비교한다. 달빅 가상머신의 성능 측정을 위하여 가상머신 성능 측정에 널리 사용되는 SPECJVM 벤치마크를 사용하였다. 달빅과의 성능 비교를 위하여 임베디드 자바 가상머신인 SUN Java 임베디드 버전을 비교 대상으로 선정하여 동일한 벤치마크를 사용하여 실행시간을 비교하였다. 성능 측정은 스마트폰 개발 하드웨어인 오드로이드(Odroid)에 가상머신과 벤치마크 프로그램들을 포팅하여 이루어 졌다. 또한, 달빅 가상머신의 최근 버전에서 구현되지 않은 적시(Just-In-Time) 컴파일 기능을 달빅에 추가하여 성능 개선 정도를 분석하였다. 분석 결과 안드로이드 달빅 가상머신은 SUN 가상머신 성능의 15% 수준을 보였으며, 적시 컴파일 기법을 적용한 달빅은 63% 수준에 도달함을 보였다.

CIGRE HVDC 벤치 마크 모델의 UDM 개발 (Development of User Define Model about CIGRE HVDC Bench mark model)

  • 최장흠
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2011년도 제42회 하계학술대회
    • /
    • pp.388-389
    • /
    • 2011
  • 최근 보급이 확대되고 있는 HVDC는 설치 당시의 상황 등에 따라 제어기가 달라지게 되므로, HVDC 프로젝트마다 제어기가 달라지게 된다. 따라서 PSS/E 프로그램에는 HVDC 설비를 위한 전용의 HVDC 모델을 개발할 수 있는 Model Writing 기법을 제공하고 있다. 하지만 국내에서는 UDM 개발 기술이 널리 전파되지 않아 UDM 기술기반이 취약한 상태이다. 이에 본 논문에 CIGRE HVDC 벤치 마크 모델에 대한 UDM을 개발하여 전용의 HVDC 모델을 개발하기 위한 기반기술을 확보하였다.

  • PDF