• 제목/요약/키워드: 모듈라 구조

검색결과 51건 처리시간 0.025초

시간-주파수 분석을 이용한 모듈라 웨이블렛 신경망의 최적 구조 설계 (On Designing Optimal Structure of Modular Wavelet Neural Network with Time-Frequency Analysis)

  • 서재용;김용택;조현찬;전홍태
    • 전자공학회논문지SC
    • /
    • 제38권2호
    • /
    • pp.12-19
    • /
    • 2001
  • 본 논문에서는 새로운 구조의 모듈라 시스템의 최적구조 설계 알고리즘을 제안하였다. 모듈라 시스템은 구조의 단순화와 시간 주파수 분석법을 이용하기 위해 웨이블렛 신경망으로 구성하였다. 제안한 최적구조 설계 알고리즘을 이용하여 근사화 대상함수의 시간-주파수 특성을 분석하여 모듈의 개수와 부-시스템의 노드의 개수를 결정할 수 있다. 제안한 최적 구조 설계 알고리즘은 시스템의 특성을 분석하여 모듈라 웨이블렛 신경망의 최적구조를 설계할 수 있는 방법론을 제공할 수 있다. 제안한 새로운 구조와 최적 구조 설계 알고리즘을 근사화 문제에 적용하여 우수성을 검증하였다.

  • PDF

고속의 몽고메리 모듈라 멱승기의 구현에 관한 연구 (Study on Implementation of a High-Speed Montgomery Modular Exponentiator)

  • 김인섭;김영철
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2002년도 추계학술발표논문집 (중)
    • /
    • pp.901-904
    • /
    • 2002
  • 정보의 암호화와 인증, 디지털 서명등에 효율적인 공개키 암호 시스템의 주 연산은 모듈라 멱승 연산이며 이는 모듈라 곱셈의 연속적인 반복 수행으로 표현될 수 있다. 본 논문에서는 Montgomery 모듈라 곱셈 알고리즘을 사용하여 모듈라 곱셈을 효율적으로 수행하기 위한 모듈라 멱승 연산기를 구현하였으며 Montgomery 모듈라 곱셈시 발생하는 케리 진파 문제를 해결하기 위하여 CPA을 대신하는 CSA를 사용함으로써 멱승 연산시 발생하는 지연시간을 최소화시키는 결과가 얻어짐을 보였다. 본 논문에서는 Montgomery 모듈라 멱승 연산기 구현을 위하여 VHDL 구조적 모델링을 통하여 Synopsys사의 VSS와 Design analyzer를 이용한 논리 합성을 하였고 Mentor Graphics사 Model sim 및 Xilinx사 Design manager의 FPGA 시뮬레이션을 수행하여 성능을 검증 하였다.

  • PDF

국내 특허 사례 연구를 통한 임시 주거용 프리패브 모듈라 구조 분석 (Analysis on Temporary Residential Prefabricated Modular Structure through Domestic Patent Case Study)

  • 한현석;강희정
    • 디지털융복합연구
    • /
    • 제17권11호
    • /
    • pp.225-232
    • /
    • 2019
  • 본 연구는 재난 상황 발생 후 이재민들에게 임시 주거용 공간을 손쉽게 제공하기 위한 임시 주거용 프리패브 모듈라 구조를 제안하기 위해서 진행하였다. 이를 위해 관련 디자인 개념 및 실행을 위해 국내에 등록된 조립식 구조물이나 프리패브 구조와 관련된 다양한 특허를 검색하고 수집하였으며, 이를 특성별로 분류하였다. 결과적으로 임시 주거용 프리패브 모듈라 구조의 공간은 "확장성", "조립 및 해체의 용이성", "빌트인 구조", 그리고 "에너지 효율성"과 같은 추가적인 주요 요인에 대해서도 고려해야 하며, 각 사례는 "세부 조립 모듈형", "모듈형 확장형", "공간 유닛 확장형"의 3가지의 형식으로 구분되었다. 향후 연구에서는 해외 특허를 대상으로 다양한 사례를 수집하고 분석할 예정이며, 이를 통해 가능한 낮은 생산 단가로 양산 및 제공할 수 있도록 구체적인 구현 방법에 대해서도 제안하고자 한다.

유전 알고리즘을 이용한 모듈라 웨이블릿 신경망의 최적 구조 설계 (Optimal Structure of Modular Wavelet Network Using Genetic Algorithm)

  • 서재용;조현찬;김용택;전홍태
    • 전자공학회논문지SC
    • /
    • 제38권5호
    • /
    • pp.7-13
    • /
    • 2001
  • 단일 신경망에 기반한 웨이블릿 이론과 모듈라 개념을 결합하여 기존의 웨이블릿 신경망이나 모듈라 네트워크의 일종인 모듈라 웨이블릿 신경망이 제안되었다. 본 논문에서는 유전 알고리즘을 사용하여 모듈라 웨이블릿 신경망의 최적구조를 효과적으로 설계하는 방법을 제시하였다. 각 모듈을 구성하는 웨이블릿 신경망의 웨이블릿 기저함수의 팽창과 이동계수를 결장하기 위해 유전 알고리즘을 사용하였다. 제안한 최적 구조 설계 알고리즘을 근사화 문제에 적용하여 우수성을 검증하였다.

  • PDF

전류 평형 듀얼 모듈 스위치 모드 AC 라인 트랜스포머 (Current Balanced Dual Modules Switch Mode AC Line Transformer)

  • 김진홍;양정우;장두희;강정일;한상규
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2019년도 전력전자학술대회
    • /
    • pp.162-164
    • /
    • 2019
  • 본 논문은 전류 평형을 이용한 듀얼 모듈 스위치 모드 AC 라인 트랜스포머를 제안한다. 종래의 PFC DC/DC 컨버터로 구성된 어댑터의 경우 용량이 증가할수록 사이즈가 커지는 한계가 존재했다. 스위치 모드 라인 트랜스포코(Switch Mode Line Transformer, SMLT)는 어댑터의 소형화는 가능하지만, 대용량 어댑터에 적용할 경우 큰 공진전류로 인해 소자의 부피 저감에는 한계가 존재한다. 본 논문에서 제안하는 전류 평형 듀얼 모듈 스위치 모드 AC 라인 트랜스포코는 각 모듈의 트랜스포머 구조를 통해 중소용량의 SMLT 모듈의 병렬구동 시 별도의 전류제어 없이 전압제어만으로 각 모듈의 전류 평형을 이룰 수 있기 때문에 단순한 제어기 구조를 가진다. 또한 각 모듈을 구동하기 위한 IC를 하나의 IC로 통합하여 사용이 가능하며 SMLT의 병렬구동으로 어댑터 사이즈 저감이 가능하다. 제안방식의 타당성 검증을 위해 850W급 시작품에 대한 실험결과를 제시한다.

  • PDF

시스토릭 어레이를 이용한 Montgomery 모듈라 곱셈기 설계 (Design of Montgomery Modular Multiplier based on Systolic Array)

  • 하재철;문상재
    • 정보보호학회논문지
    • /
    • 제9권1호
    • /
    • pp.135-146
    • /
    • 1999
  • 공개 키 암호 시스템에서의 주 연산은 멱승 연산이며 이는 모듈라 곱셈의 반복으로 이루어져 있다. 본 논문에서는 고속 모듈라 곱셈을 위해 Montgomery 알고리듬에 기반한 선형 시스토릭 어레이 곱셈기를 제안하고 이를 설계하였다. 제안 곱셈기는 각 처리기 내부 구조를 간소화할 수 있어 기존 곱셈기에 비해 하드웨어 설계에 필요한 논리 게이트를 약 14%정도 줄일 수 있을 뿐만 아니라 모듈라 곱셈 속도를 약 20%정도 감소시킬 수 있다.

Montgomery 곱셈기를 이용한 효율적인 모듈라 멱승기 구조 (Efficient Architectures for Modular Exponentiation Using Montgomery Multiplier)

  • 하재철;문상재
    • 정보보호학회논문지
    • /
    • 제11권5호
    • /
    • pp.63-74
    • /
    • 2001
  • 본 논문에서는 공개 키 암호시스템에서의 필수적인 연산인 모듈라 멱승을 처리하기 위한 멱승기의 회로 구조를 제안한다. 제안한 멱승기는 Montgomery 알고리듬을 사용한 곱셈기를 채택하였으며 멱승의 사전·사후 계산 과정을 쉽게 처리할 수 있도록 MUX를 이용한 것이 특징이다. 논문에서 n비트의 모듀라 멱승을 가정하여 L-R 이진 방식과 R-L이진 방식에 기초한 두 가지 형태의 설계 구조를 제안하였다. 구현에 사용된 곱셈기가 m번 클럭의 캐리 처리과정을 포함하여 (n+m)번의 클럭만에, R-L 방식 멱승기는 (n+4)(n+m)번의 클럭 시간에 멱승을 처리할 수 있다.

네트웍 기반 모듈라 로봇의 원격 제어 (Remote Control of Network-Based Modular Robot)

  • 염동주;이보희
    • 융합정보논문지
    • /
    • 제8권5호
    • /
    • pp.77-83
    • /
    • 2018
  • 동작을 기억하는 모듈라 로봇은 손으로 직접 표현하기 때문에 창의적 구조물을 쉽게 만들고, 동작시킬 수 있다. 하지만 사용자에 의하여 만들어진 동작을 저장할 충분한 저장 공간이 모듈 내에 없어서 만들어진 동작을 재사용이 불가능하며 모듈라 로봇이 다시 동작을 기억할 시에 다른 동작으로 바뀌게 된다. 또한, 다수의 모듈라 로봇을 동시에 동작시킬 수 있는 주 제어기가 없어서 직접적으로 사용자가 모듈라 로봇에 입력해야하는 단점이 있다. 이러한 단점을 극복하고자, 유선 및 무선 네트웍을 이용하고 웹 서버 및 컴퍼넌트 기반 소프트웨어를 설계하여, 주변의 스마트 기기에서 동작시킬 수 있는 원격제어기를 제안하였다. 그리고 제안된 제어기의 하드웨어 개념 및 소프트웨어의 연결 관계를 자세히 제시 하였다. 제안된 방식은 모듈라 로봇에 연결하여 다양한 형태의 구조물을 만들어 동작시키고 저장한 후 다시 재생 동작을 수행하여 동작의 재현성을 보였으며 기존의 저장된 동작을 효과적으로 재생함으로써 유용성을 확인하였다. 아울러 다운로드한 궤적 데이터를 도해적으로 표현하고 실제 동작된 궤적과의 차이를 분석하여 신뢰성을 확인하였다. 향후에는 원격제어기에 저장된 궤적을 인공지능 기법을 이용하여 표준화시켜 모듈라 로봇의 동작을 손쉽게 구현 시킬 예정이다.

가상 캐리 예측 덧셈기와 PCI 인터페이스를 갖는 분할형 워드 기반 RSA 암호 칩의 설계 (A Scalable Word-based RSA Cryptoprocessor with PCI Interface Using Pseudo Carry Look-ahead Adder)

  • 권택원;최준림
    • 대한전자공학회논문지SD
    • /
    • 제39권8호
    • /
    • pp.34-41
    • /
    • 2002
  • 본 논문에서는 가상 캐리 예측 덧셈기(pseudo carry look-ahead adder)를 사용하여 분할형 워드 기반 RSA의 구현에 관한 방법을 제안하고 검증하였다. 효율적인 모듈라 곱셈기의 설계를 위해 병렬 2단CSA(carry-save adder) 구조를 사용하였으며 마지막 덧셈의 고속 처리를 위하여 캐리 발생과 지연시간이 짧은 가상 캐리 예측 덧셈기를 적용하였다. 제안한 모듈라 곱셈기는 분할형 워드를 기반으로하여 다음 모듈라 연산을 위해 매 클럭마다 쉬프트와 정렬 연산이 필요없기 때문에 하드웨어를 줄일 수 있으며 고속 모듈라 곱셈 연산을 가능하게한다. 제안한 연산 구조를 PCI 인터페이스를 갖는 FPGA로 기능을 검증한 후 0.5㎛ 삼성 gate array 공정을 사용해서 256 워드 모듈라 곱셈기를 기반으로 한 1024-bit RSA 암호프로세서를 단일 칩으로 구현하였다.

개선된 다정도 CSA에 기반한 모듈라 곱셈기 설계 (A Design of Modular Multiplier Based on Improved Multi-Precision Carry Save Adder)

  • 김대영;이준용
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제33권4호
    • /
    • pp.223-230
    • /
    • 2006
  • 가산기를 이용하여 몽고메리 곱셈을 수행하는 모듈라 곱셈기를 구현하는 방법은 선택한 가산기의 종류에 따라 달라진다. 가산기로 CPA를 사용하는 경우는 캐리 전파 문제가 발생되며, CSA를 사용하는 경우는 최종 결과 보정이 요구된다. 다정도 CSA는 CSA와 CPA를 접목함으로써 이 두 문제를 동시에 해결한 방식이다. 본 논문에서는 기존의 다정도 CSA의 캐리 체인 구조를 변경함으로써, 하드웨어 자원과 수행시간을 동시에 감소시킨 새로운 방식을 제안하였다. 결과적으로, 모듈라 곱셈기를 반복 사용하여 큰 정수의 곱셈과 멱승을 수행하는 모듈을 기존의 방식보다 더 빠르고 더 작게 구현할 수 있다.