• 제목/요약/키워드: 다결정금속

검색결과 119건 처리시간 0.039초

새로운 레이저 어닐링 방법을 이용한 다결정 실리콘 박막 트랜지스터 (A New Poly-Si TFT with Selectively Doped Channel Fabricated by Novel Excimer Laser Annealing)

  • 이재훈;이민철;전재홍;한민구
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2001년도 하계학술대회 논문집 C
    • /
    • pp.1448-1450
    • /
    • 2001
  • 본 연구에서는 알루미늄 마스크를 이용하여 다결정 실리콘 결정립의 수평성장을 유도하는 새로운 엑시머 레이저 어닐링 방법을 제안한다. 제안된 방법은 비정질 실리콘 박막 위에 알루미늄 패턴을 형성하여 선택적으로 레이저 빔을 차단시키고, 액상 실리콘의 열을 금속박막을 통해 방출시킴으로써 다결정 실리콘 결정립의 수평성장을 유도할 수 있다. 제안된 레이저 결정화 방법을 이용하여 최대 1.6${\mu}m$의 수평성장 결정립을 형성하였고, 알루미늄 패턴의 경계로부터 결정립을 성장시킴으로써 결정립 경계의 위치를 제어하였다. 제안된 방법을 이용하여 제작한 다결정 실리콘 박막 트랜지스터는 기존의 다결정 실리콘 박막 트랜지스터에 비해 전계효과 이동도 및 온/오프 전류비 등의 전기적 특성이 우수하였다.

  • PDF

HVCVD를 이용한 다결정 SiGe 박막의 증착 및 활성화 메카니즘 분석

  • 강성관;고대홍;전인규;양두영;안태항
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 1999년도 제17회 학술발표회 논문개요집
    • /
    • pp.66-66
    • /
    • 1999
  • 최근 들어 다결정 SiGe은 MOS(Metal-Oxide-Semiconductor)에서 기존에 사용되던 다결정 Si 공정과의 호환성 및 여러 장점으로 인하여 다결정 Si 대안으로 많은 연구가 진행되고 있다. 고농도로 도핑된 P type의 다결정 SiGe은 Ge의 함량에 따른 일함수의 조절과 낮은 비저항으로 submicrometer CMOS 공정에서 게이트 전극으로 이용하려는 연구가 진행되고 있으며, 55$0^{\circ}C$ 이하의 낮은 온도에서도 증착이 가능하고, 도펀트의 활성화도가 높아서 TFT(Thin Film Transistor)에서도 유용한 재료로 검토되고 있다. 현재까지 다결정 SiGe의 증착은 MBE, APCVD, RECVD. HV/LPCVD 등 다양한 방법으로 이루어지고 있다. 이중 HV/LPCVD 방법을 이용한 증착은 반도체 공정에서 게이트 전극, 유전체, 금속화 공정 등 다양한 공정에서 사용되고 있는 방법으로 현재 사용되고 있는 반도체 공정과의 호환성의 장점으로 다결정 SiGe 게이트 전극의 증착 공정에 적합하다고 할 수 있다. 본 연구에서는 HV/LPCVD 방법을 이용하여 게이트 전극으로의 활용을 위한 다결정 SiGe의 증착 메카니즘을 분석하고 Ex-situ implantation 후 열처리에 따라 나타나는 활성화 정도를 분석하였다. 도펀트를 첨가하지 않은 다결정 SiGe을 주성엔지니어링의 EUREKA 2000 장비를 이용하여, 1000$\AA$의 열산화막이 덮혀있는 8 in 웨이퍼에 증착하였다. 증착 온도는 55$0^{\circ}C$에서 6$25^{\circ}C$까지 변화를 주었으며, 증착압력은 1mtorr-4mtorr로 유지하였다. 낮은 증착압력으로 인한 증착속도의 감소를 방지하기 위하여 Si source로서 Si2H6를 사용하였으며, Ge의 Source는 수소로 희석된 10% GeH4와 100% GeH4를 사용하였다. 증착된 다결정 SiGe의 Ge 함량은 RBS, XPS로 분석하였으며, 증착된 박막의 두께는 Nanospec과 SEM으로 관찰하였다. 또한 Ge 함량 변화에 따른 morphology 관찰과 변화 관찰을 위하여 AFM, SEM, XRD를 이용하였으며, 이온주입후 열처리 온도에 따른 활성화 정도의 관찰을 위하여 4-point probe와 Hall measurement를 이용하였다. 증착된 다결정 SiGe의 두게를 nanospec과 SEM으로 분석한 결과 Gem이 함량이 적을 때는 높은 온도에서의 증착이 더 빠른 증착속도를 나타내었지만, Ge의 함량이 30% 되었을 때는 온도에 관계없이 일정한 것으로 나타났다. XRD 분석을 한 결과 Peak의 위치가 순수한 Si과 순수한 Ge 사이에 존재하는 것으로 나타났으며, ge 함량이 많아짐에 따라 순수한 Ge쪽으로 옮겨가는 경향을 보였다. SEM, ASFM으로 증착한 다결정 SiGe의 morphology 관찰결과 Ge 함량이 높은 박막의 입계가 다결정 Si의 입계에 비해 훨씬 큰 것으로 나타났으며 근 값도 증가하는 것으로 나타났다.

  • PDF

자성반도체 Co-doped ZnO 다결정계의 구조 및 강자성 특성 (The studies of Structure and Ferromagnetism on Co doped ZnO powders)

  • 박정환;장현명;김민규
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2003년도 춘계학술발표강연 및 논문개요집
    • /
    • pp.176-176
    • /
    • 2003
  • 강자성 반도체(DMS)는 반도체에 전이금속을 doping함으로써 반도체의 전자 수송 특성과 전이 금속 이온에 의한 자기적 특성을 동시에 발현할 수 있도록 설계된 물질로서 '스핀 전자공학'의 구현을 위해 현재 활발히 연구되고 있는 분야이다. 특히 높은 전기 전도도와 투명 광 특성을 가지는 ZnO계는 전이금속을 첨가 할 경우 상온에서도 강자성 특성을 보일 것이라는 연구가 발표 된 이후 큰 주목을 받고 있으며, 실제로 Tc가 상온 이상인 결과들이 최근 발표되고 있다. 그러나 PLD에 의해 증착 된 Co-doped ZnO 경우 강자성 물성의 재현성이 아주 낮은 것으로 알려져 있는 둥 강자성 발현의 기원이 아직도 명확히 규명되지 못한 상태이다. 이에 본 연구에서는 Co-doped ZnO 계의 강자성 발현의 기원을 밝히고자 고상 반응법을 이용하여 다결정계를 제조한 후 X-선 회절 분석과 Raman 분광법을 이용하여 제2차상의 존재 유무 및 Co 이온의 치환 정도를 분석하였다. 다음으로 방사광 EXAFS 분석을 행하여 ZnO내에서의 Co 이온의 원자가 상태를 분석하고, PPMS를 사용 M-T curve를 측정/분석함으로써 강자성 발현의 기원을 규명하고자 하였다.

  • PDF

$AlCl_3$$NiCl_2$ 화합물 분위기를 이용한 LPCVD 비정질 실리콘 박막의 고상결정화 (Solid phase crystallization of LPCVD amorphous Si films using $AlCl_3$ and $NiCl_2$ atmosphere)

  • 엄지혜;안병태
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2003년도 추계학술발표강연 및 논문개요집
    • /
    • pp.61-61
    • /
    • 2003
  • 다결정 실리콘 박막은 박막 트랜지스터와 실리콘 태양전지등에 응용되며, 비정질 실리콘을 재결정화 하여 얻어지는 다결정 실리콘 박막이 주로 이용되고 있다. 비정질 실리콘 박막을 금속 원소와 접촉시킨 상태에서 열처리할 경우 결정화 온도가 낮아지고 결정화에 필요한 열처리 시간이 짧아지게 된다. 금속을 실리콘 박막 표면에 가하는 방법은 진공증착법등으로 비정질 실리콘 박막 위에 금속원소 층을 형성하는 방법이 주로 이용되었다. 본 연구에서는 AlCl$_3$와 NiCl$_2$ 금속화합물 분위기에서 LPCVD 비정질 실리콘 박막을 열처리하여 결정화 거동을 관찰하였다. 금속화합물과 결정화할 비정질 실리콘 박막을 각각 다른 온도로 가열해 줄 수 있는 노를 이용하여 열처리를 시행하였다. AlCl$_3$와 NiCl$_2$ 분말을 혼합하여 소스로 이용한 경우 48$0^{\circ}C$ 5시간 열처리로 결정화가 완료되었으며, 박막 전체에 걸친 균일도와 재현성이 우수하였다. AlCl$_3$와 NiCl$_2$를 이용한 결정화 초기 상태에는 박막 전면에 걸쳐 등근 형태의 결정립이 균일한 핵 생성으로 나타났다. 이와 같은 결과는 Al과 Ni이 고상결정화에 동시에 작용하면서 나타난 것으로, Al이 가해진 비정질 실리콘으로 인해 결정화 속도가 빨라지고 결함이 작은 결정립을 얻을 수 있었으며, Ni로 인해 결정화의 균일성과 재현성을 높일 수 있었다.

  • PDF

분자 동역학을 이용한 온도변화에 따른 단결정-/다결정-Si의 기계적 특성 연구

  • 최용수;박영호;현상일
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2009년도 제38회 동계학술대회 초록집
    • /
    • pp.95-95
    • /
    • 2010
  • 나노 크기에서 존재하는 Grain Boundary나 Dislocation과 같은 결함들은 거시적인 물성을 크게 좌우하는 요인들이 되기도 한다. 또한 다결정을 이루고 있는 입도(Grain Size)에 따라 기계적인 강도 특성도 달라지는데, 금속의 경우에 입도가 비교적 큰 영역(d > $d_c$)에서는 입도가 작고 균일해지면서 강도가 증가하는 'Hall-Petch 효과'를 보인다. 반면 입도가 작은 영역(d < $d_c$)에서는 입도가 줄어들 때 강도가 감소하는 경향을 보이는데 이를 '역 Hall-Petch 효과'라고 한다. 본 연구에서는 분자 동역학을 이용한 단결정과 다결정의 Si에 대한 기계적 성질에 대해 조사한다. 입도와 온도 변화에 따른 단결정 Si와 다결정 Si의 Strain-Stress Curve와 Young's Modulus, Yield Point에 대해 관찰하고 특이점을 제시한다. 이를 통해 나노 영역에서의 기계적 성질의 예측과 거시적 영역에서의 성질의 연관성을 추구한다.

  • PDF

Metal-induced Crystallization of Amorphous Ge on Glass Synthesized by Combination of PIII&D and HIPIMS Process

  • Jeon, Jun-Hong;Kim, Eun-Kyeom;Choi, Jin-Young;Park, Won-Woong;Moon, Sun-Woo;Lim, Sang-Ho;Han, Seung-Hee
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2012년도 제42회 동계 정기 학술대회 초록집
    • /
    • pp.144-144
    • /
    • 2012
  • 최근 폴리머를 기판으로 하는 고속 Flexible TFT (Thin film transistor)나 고효율의 박막 태양전지(Thin film solar cell)를 실현시키기 위해 낮은 비저항(resistivity)을 가지며, 높은 홀 속도(carrier hall mobility)와 긴 이동거리를 가지는 다결정 반도체 박막(poly-crystalline semiconductor thin film)을 만들고자 하고 있다. 지금까지 다결정 박막 반도체를 만들기 위해서는 비교적 높은 온도에서 장시간의 열처리가 필요했으며, 이는 폴리머 기판의 문제점을 야기시킬 뿐 아니라 공정시간이 길다는 단점이 있었다. 이에 반도체 박막의 재결정화 온도를 낮추어 주는 metal (Al, Ni, Co, Cu, Ag, Pd, etc.)을 이용하여 결정화시키는 방법(MIC)이 많이 연구되어지고 있지만, 이 또한 재결정화가 이루어진 반도체 박막 안에 잔류 금속(residual metal)이 존재하게 되어 비저항을 높이고, 홀 속도와 이동거리를 감소시키는 단점이 있다. 이에 본 실험은, 종래의 MIC 결정화 방법에서 이용되어진 금속 증착막을 이용하는 대신, HIPIMS (High power impulse magnetron sputtering)와 PIII&D (Plasma immersion ion implantation and deposition) 공정을 복합시킨 방법으로 적은 양의 알루미늄을 이온주입함으로써 재결정화 온도를 낮추었을 뿐 아니라, 잔류하는 금속의 양도 매우 적은 다결정 반도체 박막을 만들 수 있었다. 분석 장비로는 박막의 결정화도를 측정하기 위해 GIXRD (Glazing incident x-ray diffraction analysis)와 Raman 분광분석법을 사용하였고, 잔류하는 금속의 양과 화학적 결합 상태를 알아보기 위해 XPS (X-ray photoelectron spectroscopy)를 통한 분석을 하였다. 또한, 표면 상태와 막의 성장 상태를 확인하기 위하여 HRTEM(High resolution transmission electron microscopy)를 통하여 관찰하였다.

  • PDF

도핑하지 않은 다이아몬드 박막의 전기전도 경로와 기구

  • 이범주;안병태;백영준
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 1999년도 제17회 학술발표회 논문개요집
    • /
    • pp.60-60
    • /
    • 1999
  • 단결정 다이아몬드의 열전도도는 약 22W/cm.K로 열전도도가 가장 큰 물질로 알려져 있으며, 비저항은 10$\Omega$.cm 이상의 높은 값을 갖는다. 대부분 열전도도가 큰 것으로 알려진 물질들은 Cu, Ag 등과 같이 전자의 흐름에 의하여 열이 전도되기 때문에 큰 전기전도도를 함께 갖는 것일 일반적이다, 그러나, 다이아몬드는 빠른 phonon의 이동에 의하여 열전도가 이루어지므로 전기적으로 절연 특성을 갖으면서도 큰 열전도가 가능하다. 단결정 다이아몬드는 고방열 절연체로서 이상적인 물질 특성을 보여준다. 전기절연성을 갖는 열전도층으로 다이아몬드를 이용하기 위해서는 저가로 제조가 용이한 화학기상증착법을 이용하여야 한다. 화학기상증착법으로 제조된 다결정 다이아몬드 박막의 열전도도는 약 21W/cm.K로 여전히 매우 높은 값을 갖는 것으로 알려져 있지만, 비저항 값은 인위적으로 도핑을 전혀 하지 않은 상태에서도 106$\Omega$.cm 정도의 낮은 값을 갖는다. 전혀 도핑을 하지 않았음에도 전도성을 갖는 특이한 특성을 다결정 다이아몬드가 보여 주고 있으므로 이에 대한 연구는 주로 전기 전도성을 갖는 특이한 특성을 다결정 다이아몬드가 보여주고 있으므로 이에 대한 연구는 주로 전기전도성의 원인을 규명하는데 집중되고 있다. 아직 명확한 전도 기구는 제안되고 있지 못하지만 전도성의 원인은 수소와 관련이 있고 전도는 표면을 통하여 이루어진다는 것이다. 산(acid)을 이용하여 다결정 다이아몬드 박막을 세척하면 전기 전도성이 사라지고 높은 저항값을 갖는 박막을 얻게 되는데 박막을 세척하는 공정은 박막의 표면만을 변호시키므로 표면에 있던 전기전도층이 용액 처리를 통하여 제거되므로 전도성이 사라진다고 생각하는 것이다. 그러나, 본 연구에서는 두께가 두꺼울수록 저항값이 증가하는 것이 관찰되었고 기존의 측정방식인 수평적인 저항 측정법에 대하여 수직적 방향으로 저항을 측정하면 저항값이 1/2 정도 작게 측정되었다. 다결정 다이아몬드에서 표면을 통하여 전류가 흐른다면 박막의 두께에 따른 변화가 나타나지 않아야 하고 수직적인 전류 측정법이 오히려 더 큰 저항을 보여주어야 한다. 기존의 표면 전도 모델로는 설명되지 못하는 현상들이 관찰되었고 정확한 전기 전도 경로를 확인하기 위하여 전해 도금법으로 금속들이 석출되는 모습을 관찰하였다. 이 방법을 통하여 다결정 다이아몬드에서 전류는 결정입계를 통하여 전도됨을 알 수 있었다. 온도에 따른 다결정 다이아몬드의 전기전도도 변화를 관찰하였고 이로부터 활성화 에너지 값을 구할 수 있었다. 다결정 다이아몬드의 전도도는 온도에 따라서 0.049eV와 0.979eV의 두 개의 활성화 에너지를 갖는 구간으로 나뉘어졌다. 이로부터 다결정 다이아몬드에는 활성화 에너지 값이 다른 두 종류의 defect level이 형성되는 것으로 추정할 수 있고 이 낮은 defect level에 의하여 전도성을 갖는 것으로 생각된다.

  • PDF