• Title/Summary/Keyword: 고속 처리

Search Result 2,253, Processing Time 0.034 seconds

The High-Speed Extraction of Interest Region in the Parcel Image of Large Size (대용량 소포영상에서 관심영역 고속추출 방법에 관한 연구)

  • Park, Moon-Sung;Bak, Sang-Eun;Kim, In-Soo;Kim, Hye-Kyu;Jung, Hoe-Kyung
    • The KIPS Transactions:PartD
    • /
    • v.11D no.3
    • /
    • pp.691-702
    • /
    • 2004
  • In this paper, we propose a sequence of method which extrats ROIs(Region of Interests) rapidly from the parcel image of large size. In the proposed method, original image is spilt into the small masks, and the meaningful masks, the ROIs, are extracted by two criterions sequentially The first criterion is difference of pixel value between Inner points, and the second is deviation of it. After processing, some informational ROIs-the areas of bar code, characters, label and the outline of object-are acquired. Using diagonal axis of each ROI and the feature of various 2D bar code, the area of 2D bar code can be extracted from the ROIs. From an experiment using above methods, various ROIs are extracted less than 200msec from large-size parcel image, and 2D bar code region is selected by the accuracy of 100%.

PR페이지 - 한국후지제록스, 흑백 고속 디지털 인쇄기 '누베라 157/314' 출시

  • 대한인쇄문화협회
    • 프린팅코리아
    • /
    • v.12 no.3
    • /
    • pp.100-101
    • /
    • 2013
  • 한국후지제록스(대표 우에노 야스아키, www.fujixerox.co.kr)는 흑백 고속 디지털 인쇄기 '누베라(Nuvera) 157'과 '누베라(Nuvera) 314'를 출시했다. 이번 신제품의 가장 큰 특징은 출력 속도 및 사용자 편의성 향상이다. 누베라 157과 314는 각각 분당 157매, 314매의 동급 최고 출력 속도로 책자, 청구서, 브로슈어, 매뉴얼 등 대량의 인쇄 작업을 단 시간 내에 처리할 수 있다.

  • PDF

V+Tech 전기-광PCB 기술 - 전기-광PCB 기술이 고속.고화질 전송 시대를 연다

  • 전자부품연구원
    • Venture DIGEST
    • /
    • no.1 s.126
    • /
    • pp.16-18
    • /
    • 2009
  • 구리는 가라. 빛을 통한 신호 전송이 PCB에서도 구현된다.' 구리가 아닌 광 회로를 통해 신호를 전달할 수 있는 광PCB 기술이 한창 개발되고 있다. 광PCB의 전송속도인 2.5Gbps보다 수십 배 빠른 속도를 구현함으로써 고속 데이터 전송 및 처리를 필요로 하는 컴퓨터, 휴대폰, 게임기 등 각종 첨단 분야에 폭넓게 응용되고 있다. 초고속 스피드 시대를 열어 갈 전기-광PCB 기술을 소개한다.

  • PDF

인텔 1${\times}$P28${\times}$0 네트워크 프로세서 및 응용

  • 민경주;권택근
    • The Magazine of the IEIE
    • /
    • v.31 no.8
    • /
    • pp.44-51
    • /
    • 2004
  • 최근 SoC (System on Chip) 기술의 발전으로 최대 10 Gbps의 처리율을 갖는 네트워크 프로세서가 개발되고 있다. 네트워크 프로세서는 기존의 ASIC (Application Specific Integrated circuit)또는 FPGA (Field Programmable Gate Array) 등 하드웨어가 수행하던 고속의 패킷 처리 기능을 소프트웨어 기반으로 처리하도록 함으로써 다양한 기능의 패킷 처리를 저비용으로 단시간 내에 개발 할 수 있는 장점을 갖고 있다.(중략)

  • PDF

Representation of Gray Level in the Image Processing Using Multiple Valued Logic (다치 논리를 이용한 영상 처리에서의 농도 표현)

  • 진상화;정환묵
    • Proceedings of the Korean Institute of Intelligent Systems Conference
    • /
    • 1997.11a
    • /
    • pp.220-223
    • /
    • 1997
  • 다치 논리는 2치 논리에 비하여 동일 정보량을 처리하는데, 고속 처리가 가능하고, 정보의 기억 밀도가 크며, 논리 회로 실현시 입.출력 단자수가 감소하는 등의 장점을 가지고 있다. 본 논문에서는 이러한 다치 논리가 가지는 장점을 이용하여, 영상 처리시 필요한 농도를 2치가 아닌 다치로 농도표현을 하고자 한다.

  • PDF

Implementation of the Burst Mode Fiber Optic Transmitter by Digital Temperature Compensation Architecture (디지털 온도보상에 의한 버스트 모드 광송신기의 구현)

  • Kang, Ho-Yong;Chai, Sang-Hoon
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.46 no.8
    • /
    • pp.12-17
    • /
    • 2009
  • We have implement어 a bust mode optical transmitter using digital temperature compensation architecture with a microprocessor. Instead of previous analog real time technique, we used digital sampling and holding technique for the temperature compensation in order to get stable high speed data transmission of the laser diode. This digital temperature compensation technique should be complemented the previous analog method with accuracy and effectiveness in the over Gb/s transmitting application.

design of High speed Digital Signal Processor for PRML Read Channels (PRML Read Channel용 고속 디지털 신호 처리부의 설계)

  • 기훈재;이천수
    • Proceedings of the IEEK Conference
    • /
    • 1998.10a
    • /
    • pp.775-778
    • /
    • 1998
  • 근래에 들어 컴퓨터 기술은 멀티미디어 기수의 발달과 더불어 그에 따른 데이터량의 증가로 인해 데이터를 처리, 전송, 저장하는 모든 부문에서의 고속, 대용량화를 요구하고 있다. 이 중에서 특히 저장장치 부문은 응용 프로그램이 대형화되고 멀티미디어화에 따른 데이터량이 크게 증가하는 추세에 있기 때문에 지속적인 용량 증가가 요구되고 있다. 이런 상황에서 주목을 받고 있는 것이 신호처리 방식을 개선하여 저장장치의 기록 밀도를 향상시키는 기술의 하나인 partial response maximum likelihood (PRML) 기술이다. PRML 방식은 HDD 나 광 디스크로부터 데이터를 읽어낼때의 신호처리 기술 중의 ㅎ나로 신호간 간섭을 허용하여 데이터 속도를 증가시키고, 신호를 재생할 때 신호간 간섭을 보상하여 원래 신호를 복원해 내는 기술이다. 이를 이용하면 기존의 기록방식에 비해 기록밀도를 20-50% 정도 높일 수 있다.〔1〕〔2〕

  • PDF

High Speed Camera Motion Tracking System using GPU (GPU를 이용한 고속 카메라 모션 추적 시스템)

  • Yoo, Dong-Hyun;Kim, Do-Yoon;Kim, Jae-Heon;Yoo, Jung-Jae;Kim, Hye-Mi
    • Proceedings of the KIEE Conference
    • /
    • 2009.07a
    • /
    • pp.1806_1807
    • /
    • 2009
  • 영상처리시스템은 대량의 데이터를 고속으로 처리해야하기 때문에 고성능의 프로세서를 요구한다. 카메라의 성능은 점차 해상도가 높아져서 데이터가 많아지고 있는 반면 프로세서의 성능은 물리적인 한계로 인해서 단일 프로세서로는 속도 향상에 한계에 부딪히고 있다. 최근 CPU업계에서의 추세는 단일코어의 성능향상 한계로 인해 점차 코어의 개수를 늘리는 방v향으로 개발이 진행되고 있는데 이와 같이 병렬 프로세싱을 이용해서 영상처리시스템을 개발하는 연구가 최근 진행되고 있다. 병렬처리프로세싱 방법의 하나로 그래픽카드의 프로세서인 GPU를 사용하는 방법이 많이 시도되고 있다. 본 연구에서는 GPU를 이용하여 카메라의 모션을 추적하는 시스템을 실시간 시스템으로 개발하는 방법을 소개하고자 한다.

  • PDF

Fast Depth Map Estimation using Parallel Processing based on GPU (GPU기반 Depth Map 회득을 위한 고속 병렬처리 기법)

  • Jin, Moon-Sub;Choi, Ji-Yoon;Choo, Hyon-Gon;Kim, Jin-Woong;Park, Jong-Il
    • Proceedings of the Korean Society of Broadcast Engineers Conference
    • /
    • 2011.07a
    • /
    • pp.396-398
    • /
    • 2011
  • 본 논문은 두 대의 카메라와 한 대의 프로젝터로 구성된 Pro-cam시스템을 이용하여, 출력된 패턴 영상을 카메라로 촬영하고 이를 기반으로 Depth Map을 계산하는 모듈의 실시간 처리를 위한 GPU기반 병렬처리 기법을 제안한다. 입력받은 영상으로부터 구조광의 패턴을 해석하고, Depth Map을 계산하기 위해서, Dynamic pattern decoding하는 과정은 프로젝터의 패턴영상과 촬영된 카메라 패턴영상 간의 관계를 반복적으로 비교하므로, 이를 GPU 프로그래밍을 이용하여 병렬 처리를 통해 고속화하였다. 결과적으로 본 논문에서는 기존 CPU에서 수행했던 속도에 비해 약 18배정도 속도를 개선 할 수 있었다.

  • PDF

A Queueing Model for Performance Analysis of SPAX Inter-Node Communication System (고속병렬컴퓨터1)(SPAX) 노드간 통신시스템의 성능분석을 위한 대기행렬모형)

  • Cho, Il-Yeon;Lee, Jae-Kyung;Kim, Hae-Jin
    • The Transactions of the Korea Information Processing Society
    • /
    • v.5 no.1
    • /
    • pp.33-39
    • /
    • 1998
  • A queueing model for performance evaluation of finite buffered inter-node communication system is proposed in this paper. Each components are modeled as M/M/I/B queues to obtain the steady state probabilities and ar-rival rate and to analyze finite buffer behavior, The overall sysrem is integrated as series queues with blocking. Average delay and throughput are the performance measures studied in this analysis. The analytical results are first validated through simulation. Next, the effect of buffer length is discussed using the proposed model.

  • PDF