• Title/Summary/Keyword: 고속 데이터처리

Search Result 763, Processing Time 0.025 seconds

Grafcet analysis on the KTX access doors opening/closure (고속철도 승강문 개폐 동작에 대한 Grafcet 해석)

  • Yang, Doh-Chul;Kim, Yong-Kyu;Chang, Ho-Sung
    • Proceedings of the KIEE Conference
    • /
    • 2000.11b
    • /
    • pp.395-397
    • /
    • 2000
  • 본 논문에서는 Grafcet을 이용하여 고속 철도의 외부 승강문 운영 데이터 처리 사양으로부터 승강문 운영 상세 사양을 구성하는데 목적을 둔다. 이에 따라 승강문 열림/닫힘, 승강문 열림 및 승강문 닫힘 관련 Grafcet을 구성한 후, 천이와 스텝의 관점에 따라 연관된 액션과 천이 조건 등을 분류하여 주어진 Grafcet의 특성 및 순차 제어 논리 분석을 실행한다.

  • PDF

The Design of Integrated Data Acquisition Board(IDAB) to Achieve Automatic Control of Korea High Speed Railway(HSR 350X) (G7 한국형 고속전철 자동제어를 위한 통합형 데이터 취득 장치의 설계방안)

  • Cho, Pil-Sung;Kim, Jung-Han;Park, Dong-Ho;Kim, Chan-Ho;Choe, Hang-Soeb
    • Proceedings of the KIEE Conference
    • /
    • 2005.07d
    • /
    • pp.3081-3083
    • /
    • 2005
  • 한국형 고속전철차량의 자동제어 구현을 위해서 우선 다양한 종류의 장치들로부터 상태정보(Line Voltage-열차가선전압, Bogie Hunting, Preset Speed, PWM, Train Velocity, Brake Pressure, Reservoir Pressure)를 취득해야하며, Main Process Unit(MPU)에서의 고속 Data 처리를 위해서 취득한 Analog Data를 신속하게 Digital Data로 변환해야 한다. 또한 열차내의 특수한 조건(Noise, Vibration)에서도 안정적인 데이터의 취득을 만족시켜야한다. 이와 같은 상황을 고려한 독자적이 통합형 데이터 취득 장치 -Integrated Data Acquisition Board(IDAB)-의 설계방안을 제시하였다.

  • PDF

Implementation of the high speed signal processing hardware system for Color Line Scan Camera (Color Line Scan Camera를 위한 고속 신호처리 하드웨어 시스템 구현)

  • Park, Se-hyun;Geum, Young-wook
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.21 no.9
    • /
    • pp.1681-1688
    • /
    • 2017
  • In this paper, we implemented a high-speed signal processing hardware system for Color Line Scan Camera using FPGA and Nor-Flash. The existing hardware system mainly processed by high-speed DSP based on software and it was a method of detecting defects mainly by RGB individual logic, however we suggested defect detection hardware using RGB-HSL hardware converter, FIFO, HSL Full-Color Defect Decoder and Image Frame Buffer. The defect detection hardware is composed of hardware look-up table in converting RGB to HSL and 4K HSL Full-Color Defect Decoder with high resolution. In addition, we included an image frame for comprehensive image processing based on two dimensional image by line data accumulation instead of local image processing based on line data. As a result, we can apply the implemented system to the grain sorting machine for the sorting of peanuts effectively.

A New Overlap Save Algorithm for Fast Convolution (고속 컨벌루션을 위한 새로운 중첩보류기법)

  • Kuk, Jung-Gap;Cho, Nam-Ik
    • Journal of Broadcast Engineering
    • /
    • v.14 no.5
    • /
    • pp.543-550
    • /
    • 2009
  • The most widely used block convolution method is the overlap save algorithm (OSA), where a block of M data to be convolved with a filter is concatenated with the previous block and 2M-point FFT and multiplications are performed for this overlapped block. By discarding half of the results, we obtain linear convolution results from the circular convolution. This paper proposes a new transform which reduces the block size to only M for the block convolution. The proposed transform can be implemented as the M multiplications followed by M-point FFT Hence, existing efficient FFT libraries and hardware can be exploited for the implementation of proposed method. Since the required transform size is half that of the conventional method, the overall computational complexity is reduced. Also the reduced transform size results in the reduction of data access time and cash miss-hit ratio, and thus the overall CPU time is reduced. Experiments show that the proposed method requires less computation time than the conventional OSA.

Research in Pick-up Actuator for Disk Type HDDS(Holographic Digital Data Storage) (디스크형 대용량 홀로그래픽 정보저장장치의 픽업에 대한 연구)

  • 김성필;송석호;김지덕;이흥석
    • Proceedings of the Optical Society of Korea Conference
    • /
    • 2002.07a
    • /
    • pp.128-129
    • /
    • 2002
  • 정보, 전산 산업의 발달이 급속하게 이루어짐에 따라 필연적으로 정보의 저장 및 입출력에 관계된 정보저장장치는 용량의 대량화, 입출력 속도의 고속화가 요구된다. 홀로그램을 이용한 정보저장장치는 데이터의 기록·재생의 원리상 체적 홀로그램의 원리를 이용하여 한 점에 대량의 면정보를 저장할 수 있는 페이지 지향적인 메모리(Page-oriented Memory)로써 입출력 방식으로 병렬 데이터 처리방식을 사용하므로 근본적으로 입출력 속도를 초고속화 할 수가 있으며, 기계적인 구동 부를 배제한 시스템이 가능하므로 데이터 접근 시간도 매우 빠르게 할 수 있다. (중략)

  • PDF

Design and Implementation of Scalable Parallel I/O VoD Server (확장성 있는 병렬 I/O VoD 서버의 설계 및 구현)

  • 김주훈;최경희;김재훈
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 1999.10c
    • /
    • pp.108-110
    • /
    • 1999
  • 컴퓨터 하드웨어의 발달로 고속 네트워킹과 대용량 저장 장치가 가능해지면서 기존의 단순 계산 데이터가 아닌 멀티미디어 데이터를 조작하는 기술이 필요로 하게 되었다. 이 기술을 이용하는 대표적인 것이 VoD 서버 처리 기술이다. 기존 VoD 서버에서는 데이터의 분산 및 버퍼 구조 또는 병렬 I/O를 통하여 해결하려는 노력이 있어 왔다. 본 논문에서는 서버의 성능을 극대화시켰다. 디스크 저장 매체와 서버의 수를 증가시켜 시험하므로써 이 구조가 확장성 있음을 보였다.

  • PDF

Development of High Fidelity Supersonic Flow Air Data Processing Algorithm (고 신뢰도 초고속 공기 유동 데이터 처리 알고리즘 개발)

  • Choi, Jong-Ho;Yoon, Hyun-Gull
    • Journal of the Korean Society of Propulsion Engineers
    • /
    • v.14 no.2
    • /
    • pp.54-62
    • /
    • 2010
  • This paper describes the development of high fidelity air data processing algorithm which can be applied into an air data system for a high speed aerial vehicle. Unlike the previous air data system, current algorithm used several pre-determined pressure data which were obtained with computational fluid dynamic approach without using total pressures having enough sensor redundancy and fault detection ability. The verification of current algorithm was done by commercial software Matlab and Simulink.

Data Reuse Analysis Technique for Software Controlled Memory Hierarchy Design (소프트웨어 제어 메모리를 위한 데이터 재사용 분석 기법)

  • Cho, Jungseok;Cho, Doosan;Jung, Youjin;Park, Sora;Jo, Soomin
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2014.11a
    • /
    • pp.22-23
    • /
    • 2014
  • 멀티미디어 응용을 비롯한 스트리밍 응용들에서는 메모리와 CPU 사이의 데이터 전송이 상당한 비율의 에너지 소모를 차지한다. 데이터 재사용 분석은 이러한 응용 프로그램 에서 빈번히 사용되는 데이터를 고속의 저전력 메모리에 복사하도록 하여 에너지 소비를 줄일 수 있는 기회를 제공한다. 본 연구에서는 데이터의 재사용 분석을 통하여 프로그램이 최적화되도록 자동화된 기법을 제안하고 있다. 제안하는 기법을 사용할 경우 메인 메모리만 사용하는 경우에 비하여 절반 정도의 에너지 소비를 줄일 수 있다.

A Study on Mobile Agent Architecture for Data-Service over Dedicated Short Range Communication (단거리전용통신(DSRC) 상에서의 효율적 데이터서비스 제공을 위한 이동에이전트 아키텍처 연구)

  • Shin, Jong-Whoi;Kim, Tai-Yun
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2002.04b
    • /
    • pp.1435-1438
    • /
    • 2002
  • 미래의 산업으로 부각되고 있는 지능형교통시스템(ITS: Intelligent Transport Systems)은 실시간 데이터의 원활한 전송을 위하여 차량과 노변장치 간의 고속 무선통신 방식인 단거리전용통신(DSRC) 방식을 적용하고 있다. 그러나, DSRC 방식은 실시간 환경에 적합한 축약된 3계층(물리, 데이터링크, 응용계층) 구조로 이뤄져 있으며, 통신영역간에 로밍이나 핸드오프 기능이 결여되어 있어 일반적인 데이터서비스를 제공하기에는 여러 가지 문제점을 안고 있다. 이에, 본 연구에서는 이러한 문제점을 분석하고, DSRC 상에서 효율적인 데이터서비스를 제공할 수 있는 이동에이전트 아키텍처를 제안하였다.

  • PDF

Design and analysis of a parallel high speed DSP system (병렬 고속 디지털 신호처리시스템의 설계 및 성능분석)

  • 박경택;전창호;박성주;이동호;박준석;오원천;한기택
    • Proceedings of the IEEK Conference
    • /
    • 1998.06a
    • /
    • pp.503-506
    • /
    • 1998
  • 본 연구에서는 방대한 양의 데이터를 실시간으로 처리하기 위한 병렬 고속 디지털 신호처리시스템을 제안한다. 시스템의 성능을 평가할 수 있는 확률적인 분석방법을 제시하며, FFT 와 같이 보드간 또는 프로세서간 통신부담이 많은 알고리즘과 행렬연산과 같이 통신부담이 적은 알고리즘에 적용하여 본다. 제안한 시스템의 다양한 구성에 대하여 두 가지 알고리듬의 성능을 확률적 방법으로 평가하였으며, 그 결과는 알고리즘 분석에 듸한 성능수치와 근접함을 확인하였다. FFT는 프로세서 개수가 증가해도 보드수가 많아지면 성능이 감소하였으며, 행렬연산은 프로세서 개수에 비례하여 시스템의 성능이 선형적으로 증가함을 확인하였다.

  • PDF