• 제목/요약/키워드: 거성전기

검색결과 3건 처리시간 0.029초

2.4GHz 무선 영상 및 음성 수신용 RF/IF 모듈 구현 (Implementation of an RF/IF Module for 2.4GHz Wireless Video and Audio Receivers)

  • 김거성;권덕기;박종태;유종근
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 학술회의 논문집 정보 및 제어부문 A
    • /
    • pp.339-342
    • /
    • 2003
  • This paper describes an RF/IF module for 2.4GHz wireless video and audio receivers The designed circuits are implemented using a Teflon board of which the size is $53mm\times42mm$. The measured LNA gain is 15dB, and the VCO output levels are around 2dBm. The sensitivity of the receiver is about -80dBm. The manufactured module consumes 140nA from a 8V supply.

  • PDF

PCS 대역 송신용 CMOS RF/IF 단일 칩 설계 (Design of a CMOS Tx RF/IF Single Chip for PCS Band Applications)

  • 문요섭;권덕기;금거성;박종태;유종근
    • 전기전자학회논문지
    • /
    • 제7권2호
    • /
    • pp.236-244
    • /
    • 2003
  • 본 논문에서는 기존에 값비싼 BiCMOS 공정으로 주로 구현되던 이동통신 단말기용 RF단 및 IF단 회로들을 CMOS 회로로 설계하고, 최종적으로 PCS 대역 송신용 CMOS RF/IF 단일 칩을 설계하였다. 설계된 회로는 IF PLL 주파수합성기, IF Mixer, VGA등을 포함하는 IF 단과, SSB RF Mixer 블록과 구동 증폭기를 포함하는 RF 단으로 구성되며, 디지털 베이스밴드와 전력증폭기 사이에 필요한 모든 신호처리를 수행한다. 설계된 IF PLL 주파수합성기는 100kHz의 옵셋 주파수에서 -114dBc/Hz의 위상잡음 특성을 보이며, lock time은 $300{\mu}s$보다 작고, 3V 전원에서 약 5.3mA의 전류를 소모한다. IF Mixer 블록은 3.6dB의 변환이득과 -11.3dBm의 OIP3 특성을 보이며, 3V 전원에서 약 5.3mA의 전류를 소모한다. VGA는 모든 이득 설정시 3dB 주파수가 250MHz 보다 크며, 약 10mA의 전류를 소모한다. 설계된 RF단 회로는 14.93dB의 이득, 6.97dBm의 OIP3, 35dBc의 image 억압, 31dBc의 carrier 억압 등의 특성을 보이며, 약 63.4mA의 전류를 소모한다. 설계된 회로는 현재 $0.35{\mu}m$ CMOS 공정으로 IC 제작 중에 있다. 전체 칩의 면적은 $1.6㎜{\times}3.5㎜$이고 전류소모는 84mA이다.

  • PDF