• Title/Summary/Keyword: $Al_2O_3

Search Result 6,304, Processing Time 0.039 seconds

Single-axis Hardware in the Loop Experiment Verification of ADCS for Low Earth Orbit Cube-Satellite

  • Choi, Minkyu;Jang, Jooyoung;Yu, Sunkyoung;Kim, O-Jong;Shim, Hanjoon;Kee, Changdon
    • Journal of Positioning, Navigation, and Timing
    • /
    • v.6 no.4
    • /
    • pp.195-203
    • /
    • 2017
  • A 2U cube satellite called SNUGLITE has been developed by GNSS Research Laboratory in Seoul National University. Its main mission is to perform actual operation by mounting dual-frequency global positioning system (GPS) receivers. Its scientific mission aims to observe space environments and collect data. It is essential for a cube satellite to control an Earth-oriented attitude for reliable and successful data transmission and reception. To this end, an attitude estimation and control algorithm, Attitude Determination and Control System (ADCS), has been implemented in the on-board computer (OBC) processor in real time. In this paper, the Extended Kalman Filter (EKF) was employed as the attitude estimation algorithm. For the attitude control technique, the Linear Quadratic Gaussian (LQG) was utilized. The algorithm was verified through the processor in the loop simulation (PILS) procedure. To validate the ADCS algorithm in the ground, the experimental verification via a single axis Hardware-in-the-loop simulation (HILS) was used due to the simplicity and cost effectiveness, rather than using the 3-axis HILS verification (Schwartz et al. 2003) with complex air-bearing mechanism design and high cost.

Characteristics of superconducting fault current limiters with various pattern shape (초전도 전류제한기의 패턴형상별 특성)

  • Choi, H.S.;Chung, H.S.;Choi, C.J.;Lee, S.I.;Chung, S.B.;Oh, G.K.;Lim, S.H.;Han, B.S.;Chung, D.C.
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2003.07a
    • /
    • pp.529-532
    • /
    • 2003
  • Quench behavior of resistive superconducting fault current limiters (SFCLs) with various pattern shapes was investigated. The pattern shapes employed were meander, bi-spiral, and spiral shapes of identical line width, gap and margin. SFCLs were fabricated from YBCO thin films grown on two-inch diameter $Al_2O_3$ substrates under the same conditions. Resistance rise of current limiting elements was low at a spiral shape before the whole quench completion, which may act as a disadvantage for simultaneous quench in serial connection between current limiting elements, but the temperature tended to have similar values at higher voltages. On the other hand, bi-spiral shape was severe at insulation level between current limiting lines. When these aspects were considered, we concluded that a meander shape was appropriate to design for a resistive SFCL based on thin films except the concentration of electric field at edge areas of strip lines.

  • PDF

화학적 식각법을 이용한 사파이어 기판의 결함 구조 연구

  • Lee, Yu-Min;Kim, Yeong-Heon;Ryu, Hyeon;Kim, Chang-Su
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2012.02a
    • /
    • pp.327-327
    • /
    • 2012
  • 사파이어는 우수한 광학적, 물리적, 화학적 특성을 가지고 있는 물질 중의 하나이며, 청색 발광특성을 나타내는 GaN와 격자상수, 열팽창 계수가 가장 유사할 뿐만 아니라 가격도 상대적으로 저렴하기 때문에 GaN 성장을 위한 기판으로 사용될 수 있다. 실제로 사파이어는 프로젝터와 전자파 장치, 군사용 장비 등 다양한 분야에 응용되고 있으며, 발광 다이오드(LED)를 위한 기판으로 활용됨으로써 그 수요가 급격히 증가하고 있다. 그러나 사파이어 결정의 성장 중에 생길 수 있는 전위(dislocation)와 적층결함(stacking fault) 등의 결정 결함들은 결정 내에 존재하여 역학적, 전기적 성질에 큰 영향을 미칠 수 있다. 특히 사파이어가 청색 발광소자의 기판으로 사용되는 경우, 사파이어 기판 내부의 결정 결함은 증착되는 박막 특성에 영향을 미치게 된다. 따라서 사파이어의 보다 나은 응용을 위해서는 결정 결함에 대한 평가기술과 결함의 형성 메커니즘 등에 대한 이해가 필요하다. 특히, 결함의 정량적 평가 기술의 개발은 사파이어의 상용화에 중요한 핵심요소 중 하나이다. 결정을 산이나 염기 등을 이용하여 화학적 식각을 하게 되면 분자나 원자 간의 결합이 약한 부분이나 높은 에너지 상태에 있는 부분부터 반응을 하게 되는데, 이러한 반응을 통해 결정의 표면에 형성되는 것을 에치 피트(etch pit)라고 한다. 일반적으로 결정 내에 존재하는 전위는 높은 에너지 상태이므로, 이러한 에치 피트는 전위와 관련되어 있다. 따라서 사파이어 결정과 같은 결정질 물질은 표면의 식각을 통하여 관찰되는 에치 피트 등의 형상이나 반응성 등을 평가하여 결정 특성을 연구할 수 있다. 본 연구는 화학적 식각법으로 사파이어 결정의 특성을 평가하기 위하여 진행하였다. 사파이어 결정의 식각을 위하여 다양한 산-염기 용액들이 사용되었다. 식각 용액의 종류에 따른 사파이어 결정의 식각거동을 연구하고, 표면에 나타나는 형상을 연구하여 사파이어 결정의 구조적 특성을 파악하였다. 특히, 에치 피트 형성거동의 시간 및 온도 의존성에 관한 연구를 진행하였다.

  • PDF

A Study in the High Temperature Wear and Thermal Shock Resistance of the Functional Gradient Thermal Barrier Coating by Air Plasma Spray with ZrO$_2$ (APS법에 의한 경사기능성 지르코니아 열장벽 피막의 열충격 및 고온내마모 특성에 관한 연구)

  • 한추철;박만호;송요승;변응선;노병호;이구현;권식철
    • Journal of the Korean institute of surface engineering
    • /
    • v.30 no.4
    • /
    • pp.272-280
    • /
    • 1997
  • The Thermal Barrier Coation(TBC) to improve the that barrier and wear resistant propenrty in high temperature ofthe aircraftength between the accumlation of the aircraft engine and the automobile engine has usually the two layer structure. One is a creamic top layer for heat insulation and the other is a metal bond layer to facilitate the bond strength between the top ceramic layer and the substrate. But, the coated layers should be peeled off because of the accumulation of the thermal stress by the differance of the thermal expantion coefficient between metal and ceramics in a hrat cyclic environment. In this study, the intermediate layer by plasm spray process was introduced to reduce the thermal stress. The powders of plasm spray coating were the Yttria Stabilized Zirconia (YSZ), the Magnesia Stabillized Zirconia(MSZ) and NiCrAlY. the intermediate layer was sprayed with the powders of the bond cast for the purpose of test were executed. The high temperature wear resistance tends to decreasnceee wear and thermal shock test were exeucuted. The high temperature were resistance of the YSZ TBC is better that of the MSZ TBC. The wearrsistance tends to decrease accoring to incresing the temperature between $400^{\circ}C$to $600^{\circ}C$. The thermal shock life of the 3 layer TBC with YSZ top casting was the most outstanding thermal shock rsisstasnce. This means that the intermediate layer should play an importnat roll to alleviate the diffrerence of the thermal expansion coef frcients between metallic layer and cermics layer.

  • PDF

Analysis of the Interface Trap Effect on Electrical Characteristic and Reliability of SANOS Memory Cell Transistor (SANOS 메모리 셀 트랜지스터에서 Tunnel Oxide-Si Substrate 계면 트랩에 따른 소자의 전기적 특성 및 신뢰성 분석)

  • Park, Sung-Soo;Choi, Won-Ho;Han, In-Shik;Na, Min-Ki;Om, Jae-Chul;Lee, Seaung-Suk;Bae, Gi-Hyun;Lee, Hi-Deok;Lee, Ga-Won
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2007.11a
    • /
    • pp.94-95
    • /
    • 2007
  • In this paper, the dependence of electrical characteristics of Silicon-$Al_2O_3$-Nitride-Oxide-Silicon (SANOS) memory cell transistors and program speed, reliability of memory device on interface trap between Si substrate and tunneling oxide was investigated. The devices were fabricated by the identical processing in a single lot except the deposition method of the charge trapping layer, nitride. In the case of P/E speed, it was shown that P/E speed is slower in the SONOS cell transistors with larger interface trap density by charge blocking effect, which is confirmed by simulation results. However, the data retention characteristics show much less dependence on interface trap. Therefore, to improve SANOS memory characteristic, it is very important to optimize the interface trap and charge trapping layer.

  • PDF

Preparation and Characterization of Ni-Co Bimetallic Catalyst for Methanation (메탄화 반응을 위한 Ni-Co 이원 금속 촉매의 제조와 특성 분석)

  • Yia, Jong-Heop;Kanga, Mi-Yeong;Kim, Woo-Young;Cho, Won-Jun
    • Journal of the Korean Institute of Gas
    • /
    • v.13 no.5
    • /
    • pp.33-38
    • /
    • 2009
  • Synthetic natural gas was producd by the reaction of carbon monoxide and hydrogen via methanation. Ni-Co bimetallic catalyst supported on $Al_2O_3$ for methanation was prepared using deposition-precipitation method. For the comparison, Ni, Co monometallic catalyst was prepared using the same method. The prepared catalysts were characterized by TEM, XRD and TPR and applied to methanation reaction. The catalysts prepared using deposition-precipitation method showed the high metal dispersion. The activity of Ni-Co bimetallic catalyst was higher than that of Ni, Co monometallic catalyst. TPR measurements indicated that Ni-Co bimetallic catalyst had more active hydrogen species than Ni, Co monometallic catalyst due to the synergetic effect in the presence of Ni and Co.

  • PDF

반도체 MEMS 공정에 적용하기 위한 micro blaster 식각 특성

  • Kim, Dong-Hyeon;Gang, Tae-Uk;Kim, Sang-Won;Gong, Dae-Yeong;Seo, Chang-Taek;Kim, Bong-Hwan;Jo, Chan-Seop;Lee, Jong-Hyeon
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.245-245
    • /
    • 2010
  • 최근에 반도체 소자 및 마이크로머신, 바이오센서 등에 사용되는 미세 부품에 대한 연구 개발이 활발히 진행되고 있다. 미세 부품을 제작하기 위한 MEMS 공정은 대표적으로 화학용액을 이용한 습식식각, 플라즈마를 이용한 건식식각 등이 주를 이룬다. Micro blaster는 경도가 강하고 화학적 내성을 가지며 용융점이 높아 반도체 MEMS 공정에 어려움이 있는 기판을 다양한 형태로 식각 할 수 있는 기계적인 식각 공정 기술이라 할 수 있다. Micro blaster의 식각 공정은 고속의 날카로운 입자가 공작물을 타격할 때 입자의 아래에는 고압축응력이 발생하게 되고, 이 고압축 응력에 의하여 소성변형과 탄성변형이 발생된다. 이러한 변형이 발전되어 재료의 파괴 초기값보다 크게 되면 크랙이 발생되고, 점점 더 발전하게 되면 재료의 제거가 일어나는 단계로 이루어진다. 본 연구에서는 micro blaster 장비를 반도체 MEMS 공정에 적용하기 위한 식각 특성에 관하여 확인하였다. Micro blaster 장비와 식각에 사용한 파우더는 COMCO INC. 제품을 사용하였다. Micro blaster를 $Al_2O_3$ 파우더의 입자 크기, 분사 압력, 기판의 종류, 노즐과 기판과의 간격, 반복 횟수, 노즐 이동 속도 등의 공정 조건에 따른 식각 특성에 관하여 분석하였다. 특히 실제 반도체 MEMS 공정에 적용 가능한지 여부를 확인하기 위하여 바이오 PCR-chip을 제작하였다. 먼저 glass 기판과 Si wafer 기판에서의 식각률을 비교 분석하였고, 이 식각률을 바탕으로 바이오 PCR-chip에 사용하게 될 미세 홀과 미세 채널, 그리고 미세 챔버를 형성 하였다. 패턴을 형성하기 위하여 TOK Ordyl 사의 DFR(dry film photoresist:BF-410)을 passivation 막으로 사용하였다. Micro blaster에 사용되는 파우더의 직경이 수${\mu}m$ 이상이기 때문에 $10\;{\mu}m$ 이하의 미세 채널과 미세홀을 형성하기 어려웠지만 현재 반도체 MEMS 공정 기술로 제작 연구되어지고 있는 바이오 PCR-chip을 직접 제작하여 micro blaster를 이용한 반도체 MEMS 공정 기술에 적용 가능함을 확인하였다.

  • PDF

Micro blaster를 이용한 태양전지용 재생웨이퍼의 표면 개선에 관한 연구

  • Lee, Yun-Ho;Jeong, Dong-Geon;Jo, Jun-Hwan;Gong, Dae-Yeong;Seo, Chang-Taek;Jo, Chan-Seop;Lee, Jong-Hyeon
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.293-293
    • /
    • 2010
  • 최근 태양전지 연구에서 저가격화를 실현하는 방법 중 하나로 폐 실리콘 웨이퍼를 재생하는 방법에 관하여 많은 연구가 진행되고 있다. 그러나 기존 웨이퍼 재생공정은 높은 재처리 비용과 복잡한 공정등의 많은 단점을 가지고 있다. 챔버 내에 압축된 공기나 가스에 의해 가속된 미세 파우더들이 재료와 충돌하면서 식각하는 기계적 건식 식각 공정 기술이라고 할 수 있는 micro blaster 공정을 이용하면 기존 재생공정보다 낮은 재처리 비용과 간단한 공정으로 재생웨이퍼를 제작할 수 있다. 하지만 이러한 micro blaster 공정은 식각 후 표면에 많은 particle과 crack을 형성시켜 태양전지용으로 사용하기에 단점을 가진다. 본 연구에서는 이러한 micro blaster를 이용한 태양전지용 재생 웨이퍼를 제작하기 위해 폐 실리콘 웨이퍼의 표면 물질을 식각하고, 식각 후 충돌에 의해 발생된 표면의 particle과 crack을 DRE(Damage Remove Etching)공정으로 제거하는 연구를 진행 하였다. 먼저 폐 실리콘 웨이퍼와 같은 표면을 형성하기 위하여 시편 표면에 각각 Al($2000{\AA}$), $Si_3N_4(3000{\AA})$, $SiO_2(1{\mu}m)$, AZ1512($1{\mu}m$)을 형성하고 micro blaster의 파우더 크기, 압력, 스캔 속도 등의 공정 조건에 따라 폐 실리콘 웨이퍼 표면 물질을 식각하였다. 식각 후 폐 실리콘 웨이퍼의 식각된 깊이와 표면 물질 잔량을 측정하고, 폐 실리콘 웨이퍼의 표면에 particle과 crack, 요철이 형성되어 있는지를 확인하였다. 그 결과 폐 실리콘 웨이퍼에 형성된 물질의 두께 이상으로 식각되었으며, 표면 물질의 잔량이 남아 있지 않았고, 표면에 많은 particle과 crack, 요철이 형성되었다. 표면에 형성된 요철은 유지하면서 많은 particle과 crack을 제거하기 위하여 micro blaster공정 후 DRE 공정으로 표면 개선이 필요하였다. 이때 남겨진 요철은 입사광량을 증가시키고, 표면 반사율을 감소시켜 태양전지내의 흡수하는 빛의 양을 증가시키는 태양전지 texturing 공정 효과로 작용하게 된다. 표면에 남은 particle과 crack을 완전히 제거하면서 요철은 유지할 수 있게 HNA 용액의 농도와 시간에 따른 식각 정도를 측정하였다. DRE 공정 후 표면 particle과 crack이 완전히 제거되어 표면이 개선됨을 확인하였다. Micro blaster를 이용하여 폐 실리콘 웨이퍼의 표면을 식각하고, DRE공정으로 표면을 개선함으로써 태양전지용 기판으로의 재생 가능성을 확인하였다.

  • PDF

AG(Anti-glare)를 이용한 태양전지 특성 분석

  • Jeong, Sang-Hun;Jo, Yeong-U;Lee, Yun-Ho;Gong, Dae-Yeong;Seo, Chang-Taek;Jo, Chan-Seop;Lee, Jong-Hyeon
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.286-286
    • /
    • 2010
  • 최근에 환경 오염과 화석 에너지의 고갈 문제를 해결하기 위하여 태양광을 전기 에너지로 변환하는 태양전지 연구에서 가장 이슈가 되는 부분은 저가격화와 고효율이다. 상용화 되어 있는 대부분의 태양전지는 단결정 실리콘 웨이퍼와 다결정 실리콘 웨이퍼를 사용한다. 실리콘 웨이퍼의 원자재 가격을 낮추는 방법에는 한계가 있기 때문에 태양전지 제작 공정에서 공정 단가를 낮추는 방법이 많이 연구되고 있고, 실리콘 웨이퍼가 가지는 재료의 특성상 화합물을 이용한 태양전지 보다 낮은 효율을 가질 수밖에 없기 때문에 반도체 소자 공정을 응용하여 실리콘 웨이퍼 기판에서 고효율을 얻는 방법으로 연구가 진행 되고 있다. 본 연구에서는 마이크로 블라스터를 이용하여 태양전지 cell 상부에 AG(anti-glare)를 가지는 유리 기판을 형성하여 낮은 단가로 태양전지 cell의 효율을 향상시키기 위한 연구를 진행 하였다. 태양전지 cell 상부에 AG를 가지는 유리 기판을 형성하게 되면 태양의 위도가 낮아 표면에서 대부분 반사되는 태양광을 태양전지 cell에서 광기전력효과가 일어나게 하여 효율을 향상시킨다. 이때 사용한 micro blaster 공정은 고속의 입자가 재료를 타격할 때 입자의 아래에는 고압축응력이 발생하게 되고, 이 고압 축응력에 의하여 소성변형과 탄성변형이 발생된다. 이러한 변형이 발전되어 재료의 파괴 초기값보다 크게 되면 크랙이 발생되고, 점점 더 발전하게 되면 재료의 제거가 일어나는 단계로 이루어지는 기계적 건식 식각 공정 기술이라 할 수 있다. 먼저 유리 기판에 마이크로 블라스터 장비를 이용하여 AG를 형성한다. AG는 $Al_2O_3$ 파우더의 입자 크기, 분사 압력, 노즐과 기판과의 간격, 반복 횟수, 노즐 이동 속도 등의 공정 조건에 따른 유리 기판 표면에서의 광학적 특성 및 구조적 특성에 관하여 분석하였다. 일반적인 태양전지 cell 제작 공정에 따라 cell을 제작 한후 AG 유리 기판을 상부에 형성시키고 솔라시뮬레이터를 이용하여 효율을 측정하였다. 이때 솔라시뮬레이터의 광원이 고정되어 있기 때문에 태양전지 cell에 기울기를 주어 태양의 위도 변화에 대해 간접적으로 측정하였다. AG 유리 기판이 태양전지 cell 상부에 형성 되었을 때와 없을 때를 각각 비교하여 AG 유리 기판이 형성된 태양전지 cell에서의 효율 향상을 확인하였다.

  • PDF

Chemical Mechanical Polishing: A Selective Review of R&D Trends in Abrasive Particle Behaviors and Wafer Materials (화학기계적 연마기술 연구개발 동향: 입자 거동과 기판소재를 중심으로)

  • Lee, Hyunseop;Sung, In-Ha
    • Tribology and Lubricants
    • /
    • v.35 no.5
    • /
    • pp.274-285
    • /
    • 2019
  • Chemical mechanical polishing (CMP), which is a material removal process involving chemical surface reactions and mechanical abrasive action, is an essential manufacturing process for obtaining high-quality semiconductor surfaces with ultrahigh precision features. Recent rapid growth in the industries of digital devices and semiconductors has accelerated the demands for processing of various substrate and film materials. In addition, to solve many issues and challenges related to high integration such as micro-defects, non-uniformity, and post-process cleaning, it has become increasingly necessary to approach and understand the processing mechanisms for various substrate materials and abrasive particle behaviors from a tribological point of view. Based on these backgrounds, we review recent CMP R&D trends in this study. We examine experimental and analytical studies with a focus on substrate materials and abrasive particles. For the reduction of micro-scratch generation, understanding the correlation between friction and the generation mechanism by abrasive particle behaviors is critical. Furthermore, the contact stiffness at the wafer-particle (slurry)-pad interface should be carefully considered. Regarding substrate materials, recent research trends and technologies have been introduced that focus on sapphire (${\alpha}$-alumina, $Al_2O_3$), silicon carbide (SiC), and gallium nitride (GaN), which are used for organic light emitting devices. High-speed processing technology that does not generate surface defects should be developed for low-cost production of various substrates. For this purpose, effective methods for reducing and removing surface residues and deformed layers should be explored through tribological approaches. Finally, we present future challenges and issues related to the CMP process from a tribological perspective.