Browse > Article

암호 프로세서의 고속 구현 핵심 기술  

Chang Tae-Joo (ETRI 부설 국가보안기술연구소)
Keywords
Citations & Related Records
Times Cited By KSCI : 2  (Citation Analysis)
연도 인용수 순위
1 구본석, 이상한, 'Rijndael 블록암호 알고리즘 FPGA 구현', 한국정보보호학회 종합학술발표회 논문집, Vo. 11, No. 1, pp. 403-406, Nov. 2001
2 Jarvinen et al, 'A fully pipelined memoryless 17.8 Gbps AES-128 encryptor,' Int. Symp. on Field Programmable Gate Arrays, pp. 207-215, Monterey, USA, Feb. 2003
3 Bon-seok Koo, Gwon Ho Ryu, and Taejoo Chang, 'High speed ASIC implementation of ARIA,' in preparation
4 Sang-Hyun Park, Hoon Choi, Sang-Han Lee, Taejoo Chang, 'The High-Speed Packet Ciphers System suitable for small sized data,' accepted for presentation, IWSEC2006, 2006
5 김기현, 한종욱, 'Giga급 보안 프로세서 및 VPN 장비 기술 동향', 주간기술동향1131, 2004. 3
6 Motorola, MPC190 Security Processor User's Manual, http://www.motorola.com/, 2003
7 Alireza Hodjat and Ingrid Verbauwhede, 'A 21.54 Gbits/s fully pipelined AES processor on FPGA,' Proc., 12th Annual IEEE Symp. on Field- Programmable Custon Computing Machine, pp. 308-309, Apr. 2004
8 주학수, 주홍돈, 김승주, '고속 암호연산 프로세서 개발 현황', 정보보호학회지, 제12권3호, 2002. 6
9 윤연상, 이선영, 박진섭, 권순열, 김용대, 양상운, 장태주, 유영갑, 'IPSec 보안서버의 성능분석 모델', 대한전자공학회논문지TC, 제41권9호, pp.9-16, 2004
10 이상한, 고행석, 장태주, 김영수, 양상운, 박상현, 구본석, '고속 세션 변경이 가능한 블록 암호화 장치 및 그 구동 방법', 특허번호 10-0420555, 2004. 2. 17
11 McLoone at al, 'High performance single-chip FPGA Rijndael algorithm implementation,' CHESS 2001, Paris, France, pp. 68-79, May 2001