Browse > Article
http://dx.doi.org/10.5139/JKSAS.2010.38.4.389

The Conceptual Design of Mass Memory Unit for High Speed Data Processing in the STSAT-3  

Seo, In-Ho (한국과학기술원 인공위성연구센터)
Oh, Dae-Soo (한국과학기술원 인공위성연구센터)
Myung, Noh-Hoon (한국과학기술원 인공위성연구센터)
Publication Information
Journal of the Korean Society for Aeronautical & Space Sciences / v.38, no.4, 2010 , pp. 389-394 More about this Journal
Abstract
This paper describes the conceptual design of mass memory unit for high speed data processing and mass memory management in the STSAT-3 compared to that of STSAT-2. The FPGA directly controls the data receiving from two payloads with the maximum 100Mbps speed and 32Gb mass memory management to satisfy these requirements. We used SRAM-based FPGA from XILINX having fast operating speed and large logic cells. Therefore, the Triple Modular Redundancy(TMR) and configuration memory scrubbing techniques will also be used to protect FPGA from Single Event Upset(SEU) in space.
Keywords
MMU; TMR; FPGA; SpaceWire;
Citations & Related Records
Times Cited By KSCI : 3  (Citation Analysis)
연도 인용수 순위
1 IEEE Standard for Low-Voltage Differential Signals(LVDS) for Scalable Coherent Interface(SCI), IEEE Standard 1596.3.3) SpaceWire-Links, nodes, routers and networks, ECSS-E-50-12A 2003.
2 서인호, 오대수, “과학기술위성 3호 대용량 메모리 유닛의 인증모델 설계 및 구현”, 한국항공우주학회지, 제37권 제12호, pp. 195-201, 2009.
3 서인호, 이종주, 박홍영, 오대수, 최명진, 유상문, 방효충, 유영호, “과학기술위성 2호 대용량 메모리 유닛 준비행모델 설계 및 구현”, 한국항공우주학회지, 제36권 제2호, pp. 195-201, 2008.
4 서인호, 유창완, 남명룡, 방효충, “과학기술 위성 2호 대용량 메모리 유닛 시험모델 설계 및 구현”, 한국항공우주학회지, 제33권 제11호, pp. 115-120, 2005.
5 SpaceWire-Links, nodes, routers and networks, ECSS-E-50-12A 2003.
6 IEEE Standard for Heterogeneous Interconnect(HIC), IEEE Standard 1355-1995.
7 서인호, 오대수, 이종주, 박홍영, 김형명, 곽성우, 이현재, 방효충, “과학기술위성 3호 대용량 메모리 유닛 개념 설계”, 한국항공우주학회 추계학술대회, pp. 1655-1658, 2007.