Browse > Article

Implementation of 1.9GHz RF Frequency Synthesizer for USN Sensor Nodes  

Kang, Ho-Yong (USN Basic Technology Research Team, ETRI)
Kim, Nae-Soo (USN Basic Technology Research Team, ETRI)
Chai, Sang-Hoon (Dept. of Electronics Engineering, Hoseo University)
Publication Information
Abstract
This paper describes implementation of the 1.9GHz RF frequency synthesizer with $0.18{\mu}m$ silicon CMOS technology being used as an application of the USN sensor node transceiver modules. To get good performance of speed and noise, design of the each module like VCO, prescaler, 1/N divider, fractional divider with ${\Sigma }-{\Delta}$ modulator, and common circuits of the PLL has been optimized. Especially to get good performance of speed, power consumption, and wide tuning range, N-P MOS core structure has been used in design of the VCO. The chip area including pads for testing is $1.2{\times}0.7mm^2$, and the chip area only core for IP in SoC is $1.1{\times}0.4mm^2$. The test results show that there is no special spurs except -63.06dB of the 6MHz reference spurs in the PLL circuitry. There is good phase noise performance like -116.17dBc/Hz in 1MHz offset frequency.
Keywords
USN; 1.9GHz; RF; PLL;
Citations & Related Records
연도 인용수 순위
  • Reference
1 F. Gardner, 'Charge-pump phase locked loops', IEEE Communication, com-28, No. 11, pp.1848-1858, Nov. 1980
2 오근창, 검경환, 박종태, 유근종, '2.4GHz ISM 대역 응용을 위 한 2.4GHz Fractional-N 주파수합성기의 설계', 대한전자공학회논문지, 제45권 SD편 제6호pp.634-641, 2008년 6월
3 이 길재, 채상훈, '광통신 모률용 155.52 MHZ 클럭복원 리시버의 구현', 한국통신학회논문지, 제 26권, 제 12C 호, 2001 년 12월
4 D. Jeong, G. Bomello, D. Hodges, R. Katz, 'Design of PLL -based clock generation circuits',, IEEE JSSC, Vol. sc-22, No. 2, April, 1987
5 채상훈, 김태련, 권광호, '광통신 모률용 단일 칩 CMOS 트랜시버의 설계', 대한전자공학회논문지, 제 41 권, SD편, 제 2 호, 2004년 2월
6 김경환, 고승오, 박종태, 유근종, '모바일 RFID 응용을 위 한 Fractional-N 주파수합성기', 대한전자공학회 하계학술대회 논문집, pp.441-442, 2008년 7월.
7 김지은, 김세한, 정운철, 김내수, 'USN 센서노드 기술 동향' ETRI 전자기술 동향분석, 제22권 제3호 pp.90-103, 2007년 6월   과학기술학회마을