References
- CCSDS401-B
- ECSS-E-ST-50-05C
- G.Maral, M. Bousquet, Satellite Communication Systems 3/e, System, Techniques and Technology, John Wiley & Sons Ltd, 1998.
DOI QR Code
The S-band receiver for Low Earth Orbit satellite is designed and fabricated as engineering model. Demodulator is implemented by using FPGA for extension of demodulator method. The receiver consists of RF Block, Digital demodulator and Power stage and has a Doppler tracking function to compensate a frequency shift that occur on the operation. The measured results of fabricated receiver show BER of less than
저궤도 위성용 S대역 수신기 EM 모델을 개발 하였다. 복조기는 복조 방식의 확장성을 고려하여 복조 기능을 FPGA를 사용하여 구현하였으며 제작된 수신기는 RF 단과 디지털 복조기 그리고 전원부로 구성되고 운용상 발생되는 주파수 편이 보상을 위한 도플러 추적 기능을 가진다. 측정결과 수신기의 BER은 -110dBm의 RF입력전력에서