DOI QR코드

DOI QR Code

Field-Programmable Gate Array를 사용한 탭 딜레이 방식 시간-디지털 변환기의 정밀도 향상에 관한 연구

Improving the Accuracy of the Tapped Delay Time-to-Digital Converter Using Field Programmable Gate Array

  • 정도환 (광운대학교 전파공학과) ;
  • 임한상 (광운대학교 전자융합공학과)
  • Jung, Do-Hwan (Radio Science and Engineering Department, Kwangwoon University) ;
  • Lim, Hansang (Department of Electronics Convergence Engineering, Kwangwoon University)
  • 투고 : 2014.02.21
  • 심사 : 2014.09.10
  • 발행 : 2014.09.25

초록

탭 딜레이(tapped delay) 방식은 field-programmable gate arrary(FPGA) 내부 리소스를 이용한 설계에 적합하여 FPGA기반 시간-디지털 변환기(time-to-digital converter)로 널리 사용되고 있다. 그런데 이 방식의 시간-디지털 변환기에서는 지연 소자로 사용하는 전용 캐리체인(dedicated carry chain)의 탭 당 지연시간 차이가 정밀도 저하의 가장 큰 원인이 되고 있다. 본 논문에서는 일반적인 구형파 대신 고정된 시간 폭을 가지는 펄스신호를 지연 소자로 인가하고 상승과 하강 엣지에서 두 번의 시간 측정을 통해 전용 캐리체인내 지연시간의 불균일성을 보상하고 정밀도를 향상하는 시간-디지털 변환기 구조를 제안한다. 제안한 구조는 두 번의 시간 측정을 위해 2개 구역의 전용 캐리체인을 필요로 한다. Dual 엣지 보상 전 두 전용 캐리체인에서 탭 당 지연시간의 평균은 각각 17.3 ps, 16.7 ps에서 보상 후 평균은 11.2 ps, 10.1 ps으로 감소하여 각각 35%, 39% 이상 향상되었다. 가장 중요한 탭 당 최대지연 시간은 41.4 ps, 42.1 ps에서 20.1 ps, 20.8 ps 로 50% 이상 감소하였다.

A tapped delay line time-to-digital converter (TDC) can be easily implemented using internal carry chains in a field-programmable gate array, and hence, its use is widespread. However, the tapped delay line TDC suffers from performance degradation because of differences in the delay times of dedicated carry chains. In this paper, a dual edge measurement method is proposed instead of a typical step signal to the delay cell to compensate for the performance degradation caused by wide-delay cells in carry chains. By applying a pulse of a fixed width as an input to the carry chains and using the time information between the up and down edges of the signal pulse, the timing accuracy can be increased. Two dedicated carry chain sites are required for the dual edge measurements. By adopting the proposed dual edge measurement method, the average delay widths of the two carry chains were improved by more than 35%, from 17.3 ps and 16.7 ps to 11.2 ps and 10.1 ps, respectively. In addition, the maximum delay times were improved from 41.4 ps and 42.1 ps to 20.1 ps and 20.8 ps, respectively.

키워드

참고문헌

  1. P. Palojarvi, K. Maatta, and J. Kostamovaara, "Integrated time-of-flight laser radar," IEEE Trans. Instr. Meas., vol. 46, no. 4, pp. 996-999, Aug. 1997. https://doi.org/10.1109/19.650815
  2. M. A. Daigneault and J. P. David, "A high-resolution time-to-digital converter on FPGA using dynamic reconfiguration," IEEE Trans. Instrum. Meas., vol. 60, no. 6, pp. 2070-2079, June. 2011. https://doi.org/10.1109/TIM.2011.2115390
  3. G. W. Roberts and M. Ali-Bakhshian "A brief introduction to time-to-digital and digital-to-time converters," IEEE Trans. Circuits Syst. II, Exp. Briefs, vol. 57, no. 3, pp. 153-157, Mar. 2010. https://doi.org/10.1109/TCSII.2010.2043382
  4. P. M. Levine and G. W. Roberts "High-resolution flash time-to-digital conversion and calibration for system-on-chip testing", IEEE Comput. Digit. Technol., vol. 152, no. 3, pp. 415-426, May. 2005. https://doi.org/10.1049/ip-cdt:20045063
  5. J. Wu, Z. Shi, and I. Y. Wang, "Firmware-only implementation of time-to-digital converter (TDC) in field programmable gate array (FPGA)," IEEE Nuclear Science Symp. Conf., pp. 177-181, Oct. 2003.
  6. J. Wu and Z. Shi "The 10-ps wave union tdc: Improving FPGA tdc resolution beyond its cell delay", IEEE Nucl. Sci. Symp. Conf. Rec., pp. 3440-3446, Oct. 2008.
  7. K. J. Hong, E. Kim, J. Y. Yeom, P. Olcott and C. Levin, "FPGA-based time-to-digital converter for time-of-flight PET detector," IEEE Nuclear Science Symp. and Medical Imaging Conf., pp. 2463-2465, Nov. 2012.
  8. Hyun-Chul Jung and Hansang Lim, "Time-to-Digital Converter implemented in Field- Programmable Gate Array using a Multiphase Clock and double state measurements", IEIE System and Control, Vol. 51 No. 8 pp. 1584-1592, Aug. 2014. https://doi.org/10.5573/ieie.2014.51.8.156