DOI QR코드

DOI QR Code

Study on Frequency Characteristics of Rectangle Spiral Planar Inductor

사각 나선형 평면 인덕터의 주파수 특성에 관한 연구

  • Kim, Jae-Wook (Department of Electronic Engineering, Namseoul University)
  • Received : 2013.11.29
  • Accepted : 2014.04.10
  • Published : 2014.04.30

Abstract

In this study, we confirmed the frequency characteristics of planar spiral inductor based on non-contact method AC coupling for wireless signal transmission. The dielectric constant variation of the substrate does not directly effect the inductance of device but effect the electrostatic capacity of device. Therefore, its change self-resonance frequency. The thickness increment of the substrate increase inductance but decrease self-resonance frequency. Because, the thickness decrement of the substrate make the inside electrostatic capacity increment.

본 논문에서는 무선 신호전송을 위한 비접촉 방식의 AC커플링(Coupling)기반 평면 나선형 인덕터의 주파수 특성을 분석하였다. 기판의 유전상수의 변화는 소자의 인덕턴스에 직접적인 영향을 주지 않고 소자의 전기용량에 영향을 주어 공진주파수를 변화시키는 것을 알 수 있다. 기판의 두께가 증가할수록 인덕턴스는 증가하지만 공진주파수는 감소하였으며, 이것은 기판 두께의 감소로 인해 내부 전기용량이 증가하였기 때문이다. 인덕터의 도체 선 폭이 증가하여도 전체 인덕터 크기와 턴 수 및 선 간격이 일정함으로 내부 사각 코일의 도선 면적이 작아지게 되어 각각의 자기 인덕턴스가 감소하게 되고 공진주파수는 증가되게 된다. 또한, 도체의 선 간격이 증가하면 내부 사각 코일의 도선 면적이 작아지게 된다.

Keywords

References

  1. Kazutaka Kasuga, Mitsuko Saito, Tsutomu Takeya, Noriyuki Miura, Hiroki Ishikuro and Tadahiro Kuroda, "A Wafer Test Method of Inductive-Coupling Link" IEEE Asian Solid- State Circuits Conference, pp.301-304, Nov. 2009. DOI: http://dx.doi.org/10.1109/ASSCC.2009.5357251
  2. Shin Jae-Young, Song Byung-Moo, "Fabrication and Characteristic of Multi-Layer Chip Inductor", The Korean Ceramic Society, Ceramist, vol.2, no.4, pp.11-17, 1999.
  3. Lei Luo, John M. Wilson, Stephen E. Mick, JianXu, Liang Zhang, and Paul D. Franzon, "3 Gb/s AC Coupled Chip-to-Chip Communication Using a Low Swing Pulse Receiver", IEEE Journal of Solid-State Circuits, vol.41, no.1, pp.287-296, Jan. 2006. DOI: http://dx.doi.org/10.1109/JSSC.2005.859881
  4. Noriyuki Miura, Daisuke Mizoguchi, Mari Inoue, Kiichi Niitsu, Yoshihiro Nakagawa, Masamoto Tago, Muneo Fukaishi, "A 1 Tb/s 3 W Inductive-Coupling Transceiver for 3D-Stacked Inter-Chip Clock and Data Link", IEEE Journal of Solid-State Circuits, vol.42, no.1, pp.111-121, Jan. 2007. DOI: http://dx.doi.org/10.1109/JSSC.2006.886554
  5. Sanjay K. Thakur, Rubin A. Parekhji, A. N. Chandorkar, "On-chip Test and Repair of Memories for Static and Dynamic Faults", IEEE International test conference, 2006.
  6. John Wilson, Member, Stephen Mick, Jian Xu, Member, Lei Luo, Salvatore Bonafede, Alan Huffman, "Fully Integrated AC Coupled Interconnect, Using Buried Bumps", IEEE Trans. Actionson Advanced Packing, vol.30, no.2, pp.191-199, May 2007. DOI: http://dx.doi.org/10.1109/TADVP.2007.896920