DOI QR코드

DOI QR Code

YTO를 이용한 광대역 저 위상 잡음 주파수 합성기 설계 및 제작

Design and Fabrication of Wideband Low Phase Noise Frequency Synthesizer Using YTO

  • 투고 : 2013.08.30
  • 심사 : 2013.10.08
  • 발행 : 2013.11.30

초록

광대역에서 저 위상 잡음 특성을 갖는 주파수 합성기를 YTO를 이용하여 설계하였다. 위상 잡음을 낮추기 위해 분주비를 줄일 수 있는 offset PLL 구조를 사용하였다. 위상 잡음 모델링을 이용하여 PLL의 loop filter, YTO의 Main 드라이버 회로와 FM 드라이버 회로의 loop filter를 최적화하였다. 또한, 1 Hz 이하의 고해상도를 얻기 위하여 DDS를 기준 신호로 사용하였다. 제작된 주파수 합성기의 위상 잡음은 3.2~6.8 GHz에서 -107 dBc/Hz @10 kHz 이하로 측정되었다. 측정 결과와 위상 잡음 모델링을 통해 계산한 값과 비교한 결과, 잘 일치함을 확인함으로써 위상 잡음 모델링이 타당함을 검증하였다.

The low phase noise and wideband frequency synthesizer has been designed by using YTO. Offset PLL structure is used for reducing a division ratio of feedback loop. The phase noise modeling is applied to optimize loop filter of PLL and YTO module. And DDS is used as reference signal of frequency synthesizer for fine resolution. The fabricated wideband frequency synthesizer has the output frequency of 3.2 GHz to 6.8 GHz, phase noise of -107 dBc/Hz at 10 kHz offset from the carrier and frequency resolution of 1 Hz. The measured phase noise is well agreed with the simulated one.

키워드

참고문헌

  1. 채명호, 홍성용 "광대역 주파수 합성기용 YTO 모듈 설계 및 제작", 한국전자파학회논문지, 23 (11), pp. 1280-1287, 2012년 11월. https://doi.org/10.5515/KJKIEES.2012.23.11.1280
  2. 김동식, 이행수, 김종필, 김선주, "DAC를 적용한 DDS driven offset PLL 모델링 및 설계", 한국인터넷방송통신학회논문지, 12(5), 2012년 10월.
  3. 임주현, 송성찬, "DAC를 이용한 Offset-PLL 설계 및 제작", 한국전자파학회논문지, 22(2), pp. 258- 264, 2011년 2월. https://doi.org/10.5515/KJKIEES.2011.22.2.258
  4. 권건섭, 이성재, "DDS Driven PLL 구조 주파수 합성기의 위상 잡음 분석", 한국전자파학회논문지, 19(11), pp. 1272-1280, 2008년 11월. https://doi.org/10.5515/KJKIEES.2008.19.11.1272
  5. 김영완, 박동철, "위성통신 시스템용 위상 고정 루프 주파수 합성기의 위상 잡음 예측 모델", 한국전자파학회논문지, 14(8), pp. 777-786, 2003년 8월.