DOI QR코드

DOI QR Code

A new image rejection receiver architecture using simultaneously high-side and low-side injected LO signals

하이사이드와 로우사이드 LO 신호를 동시에 적용하는 새로운 이미지 제거 수신기 구조

  • 문현원 (대구대학교 전자전기공학부) ;
  • 류정탁 (대구대학교 전자전기공학부)
  • Received : 2013.02.18
  • Accepted : 2013.04.09
  • Published : 2013.04.30

Abstract

In this paper, we propose a new image rejection receiver architecture using simultaneously the high-side and low-side injected LO signals. The proposed architecture has a lower noise figure (NF) performance and a higher linearity characteristic than the previous receiver architecture using a single LO signal. Also, the proposed receiver shows a higher IRR performance about 6dB than that of the previous Weaver image rejection architecture even though the same gain and phase errors between I-path and Q-path exist. To verify these characteristics, we derive an IRR formular of the proposed architecture as a function of mismatch parameters. And we demonstrate its formular's usefulness through the system simulation. Therefore, the proposed architecture will be widely used to implement the image rejection receiver due to its higher IRR performance.

본 논문에서 높은 주파수 LO 신호와 낮은 주파수 LO신호를 동시에 사용하는 새로운 구조의 이미지 제거 수신기 구조를 제안하였다. 제안된 구조는 기존의 하나의 LO 신호를 사용하는 경우보다 저 잡음 지수 성능과 높은 선형성 특성을 갖는다. 또한 제안된 수신기는 기존의 Weaver 이미지 제거 수신기 구조 보다 같은 이득 error와 위상 error가 존재할 때도 6dB 이상의 높은 이미지 제거 특성을 보인다. 제안된 수신기 구조의 특성을 증명하기 위하여 이득 및 위상 error가 존재할 때의 이미지 제거 특성 공식을 유도하였다. 그리고 이 공식의 유용성을 시스템 시뮬레이션을 통하여 증명하였다. 따라서 높은 이미지 제거 특성 때문에 제안된 새로운 수신기 구조가 이미지 제거 수신기로써 널리 사용이 가능할 것으로 기대한다.

Keywords

References

  1. H. Moon, J. Han, S.-I. Choi, D. Keum, and B.-H. Park, "An area-efficient 0.13-${\mu}m$ CMOS multiband WCDMA/HSDPA receiver," IEEE Transactions on Microwave Theory and Techniques, vol. 58, no. 5, pp. 1447-1455, 2010. https://doi.org/10.1109/TMTT.2010.2042909
  2. I. Nam, D. H. Woo, and H. Moon, "Low noise and highly linear wideband CMOS RF front-end for DVB-H direct-conversion receiver," IEICE Transactions on Communications, vol. E95-B, no. 7, pp. 2498-2500, 2012. https://doi.org/10.1587/transcom.E95.B.2498
  3. M. Valla, G. Montagna, R. Castello, R. Tonietto, and I. Bietti, "A 72-mW CMOS 802.11a direct conversion front-end with 3.5-dB NF and 200-kHz 1/f noise corner," IEEE J. Solid-State Circuits, vol. 42, no. 8, pp. 1669-1677, 2007. https://doi.org/10.1109/JSSC.2007.900294
  4. 정우영, 백정기, 최부귀, "위성통신용 수신기의 설계," 한국산업정보학회논문지, vol. 1, no. 1, pp. 219-233, 1996.
  5. 장홍주, "WLL 다중채널 단말기용 RF단 설계 및 제작," 한국산업정보학회논문지, vol. 6, no. 2, pp. 31-37, 2001.
  6. B. Razavi, RF Microelectronics, Englewood Cliffs, NJ: Prentice-Hall, 1998
  7. J. C. Rudell, J.-J. Ou, T. B. Cho, G. Chien, F. Brianti, J. A. Weldon, and P. R. Gray, "A 1.9GHz wide-band IF double conversion CMSO receiver for cordless telephone applications," IEEE J. Solid-State Circuits, vol. 32, no. 12, pp. 2071-2088, 2008.

Cited by

  1. Implementation of a CMOS FM RX front-end with an automatic tunable input matching network vol.19, pp.4, 2014, https://doi.org/10.9723/jksiis.2014.19.4.017