Abstract
In this paper, we present a low-complexity non-coherent demodulation algorithm and hardware architecture for LR-WPAN systems which can support the variable data rate for various applications. The need for LR-WPAN systems that can support the variable data rate is increasing due to the emergence of various sensor applications. Since the existing symbol based double correlation (SBDC) algorithm requires the increase of complexity to support the variable data rate, we propose the sample based double correlation (SPDC) algorithm which can be implemented without the increase of complexity. The proposed non-coherent demodulator was designed by verilog HDL and implemented with FPGA prototype board.
본 논문에서는 다중 전송률 지원이 가능하도록 개선된 LR-WPAN (Low-Rate Wireless Personal Area Network) 시스템을 위한 효율적인 복조 알고리즘 및 하드웨어 구조를 기술하였다. 여러 센서응용 시스템에 대한 연구가 활발히 진행됨에 따라 다양한 전송률을 지원하는 LR-WPAN 시스템의 필요성이 커지고 있다. 이에, 본 논문에서는 심볼 단위 이중상관방식 (SymBol based Double Correlation, SBDC)을 변형한 샘플 단위 이중상관 방식 (SamPle based Double Correlation, SPDC)을 제안한다. 제안된 알고리즘은 다양한 전송률 지원에 따른 복잡도의 증가가 없으며, IEEE 802.15.4 LR-WPAN 시스템에서 권고하는 ${\pm}80ppm$ (송/수신 각각 ${\pm}40ppm$)의 주파수 오프셋에서도 동작이 가능한 non-coherent 복조방식이다. 하드웨어 구현은 verilog HDL을 사용하였으며, FPGA 테스트 보드를 이용하여 설계 및 검증을 수행하였다.