개선된 전류 감산기와 이를 이용한 노튼(Norton) 증폭기의 설계

A Design of Improved Current Subtracter and Its Application to Norton Amplifier

  • 투고 : 2011.10.21
  • 발행 : 2011.12.25

초록

저전력 전류-모드 신호처리를 위해 새로운 AB급 전류 감산기와 이를 이용한 노튼(Norton) 증폭기를 설계하였다. 전류 감산기는 트랜스리니어 셀(translinear cell), 2개의 전류 미러, 그리고 공통-이미터 증폭기로 구성되었다. 전류 감산의 원리는 트랜스리니어 셀로 입력되는 두 전류의 차가 전류 미러에 의해 얻어지고 이 전류는 공통-이미터 증폭기에 의해 ${\beta}$배 증폭되는 것이다. 노튼 증폭기는 설계한 AB급 전류 감산기와 광대역 전압 버퍼(buffer)로 구성되었다. 시뮬레이션 결과 전류 감산기는 $20{\Omega}$의 입력 저항, 50배의 전류 증폭도, $i_{IN1}$ > $i_{IN2}{\geq}4I_B$의 전류 입력 범위를 갖고 있다는 것을 확인하였다. 노튼 증폭기는 ${\pm}2.5V$ 공급전압에서 312MHz의 단위-이득 주파수, 130dB의 트랜스래지스턴스(transresistance), 4mW의 소비전력은 갖고 있다.

A novel class AB current subtracter(CS) and its application to Norton amplifier(NA) for low-power current-mode signal processing are designed. The CS is composed of a translinear cell, two current mirrors, and two common-emitter(CB) amplifiers. The principle of the current subtraction is that the difference of two input current applied translinear cell get from the current mirror, and then the current amplify through CB amplifier with ${\beta}$ times. The NA is consisted of the CS and wideband voltage buffer. The simulation results show that the CS has current input impedance of $20{\Omega}$, current gain of 50, and current input range of $i_{IN1}$ > $i_{IN2}{\geq}4I_B$. The NA has unit gain frequency of 312 MHz, transresistance of 130 dB, and power dissipation of 4mW at ${\pm}2.5V$ supply voltage.

키워드

참고문헌

  1. C. Toumazou, F. J. Lidgey, and D. G. Haigh, Analogue IC Design : The current mode approach. London, U.K.: Peregrinus, 1990.
  2. E. W. Greeneich, Analog integrated circuits ; Chaoman & Hall, ITP, chap. 3, 1997.
  3. J. A. Gregorlo and J. M. Drake, "Frequency response of RC-active circuits using Norton amplifiers with highly asymmetrical slew rates," IEE Proceedings, Vol. 131, Pt. G, No. 6, pp. 237-241, Dec. 1984.
  4. National Semiconductor Application Note 72, Sept. 1972.
  5. H. Elwan, A. M. Soliman, and M. Ismail, "A CMOS Norton amplifier-based digitally controlled VGA for low-power wireless applications," IEEE Ttansctions on circuits and systems-II, Vol. 48, No. 3, March 2001.
  6. 신 종민, 윤 광섭, "병렬전류감산기를 이용한 슬로율 가변 연산증폭기 설계," 대한전자공학회논문지 제 32권, B편 제 5 호, 70-76쪽, 1995년 5월
  7. 차 형 우, "완전-차동형 바이폴라 전류 감산기와 이를 이용한 전류-제어 전류 증폭기의 설계," 대한전자공학회논문지 제 38권, SD편 제 11호, pp. 836-845쪽, 2001년 11월
  8. T. M. Rrederiksen, W. F Davis, and D. W. Zobel, "A new current-differencing single-supply operational amplifier," IEEE J. of solid -statec circuits, Vol. SC-6, No. 6., Dec. 1971.
  9. 김 병욱, 방 준호, 조성익, "새로운 구조의 저전압 고이득 트랜스레지스턴스 증폭기 설계," 전기학회논문지 제 56권, B편 제 12 호, pp. 2257-2261, 2007년 10월
  10. Data Sheet LM359, LM2900/LM3900, National Semiconductor.
  11. 차 형우, 임 동빈, 손 창훈, "바이폴라 트랜스레지스턴스 증폭기 설계," 대한전자공학회논문지 제 38권, SD편 제 11 호, 828-835쪽, 2001년 11월
  12. 차 형우, 김 재우, 윤 진성, "개선된 전류 감산기와 이를 이용한 노튼(Norton) 증폭기의 설계," 2002년 CAD 및 VLSI 설계연구회 학술발표회 논문집, 199-204쪽, 2002년 5월
  13. Data Sheet LH4002, National Semiconductor
  14. A. S. Sedra and K. C. Smith, Microelectronic circuits ; Oxford Univ. Press(fourth edition), chap. 9, 1998.