부품내장기술을 이용한 통신기기용 패키징 소형화 기술동향

  • 발행 : 2011.10.31

초록

본고에서는 소형 고집적 이동단말기용 패키지를 위해 구현 되고 있는 능/수동소자 내장형 패키지 기술에 대해 알아보고자 한다. 능/수동소자내장형 패키지 기술은 IC 칩과 같은 능동 소자와 저항, 커패시터, 인덕터와 같은 수동소자 부품들을 패키지 기판 내부에 내장시켜 소형화를 추구함과 더불어 칩과 수동소자간의 접속 길이를 짧게 해서 전기적 성능을 향상시키실 수 있는 패키징 기술이다. 본 원고에서는 PCB기술에 기반을 둔 embedded active device 기술과 웨이퍼 레벨 패키징 기술에 기반을 둔 fan-out embedded wafer level package 기술 동향에 대해 서술하고 그 특정들을 비교 분석하였으며 이 기술들에 대환 동향을 살펴보고자 한다.

키워드

참고문헌

  1. Ray Fillion, Chareks Woychik et al.," Embedded Chip Build-UP Using Fine line Interconnect" , 56th Electronic Component and Technology Conference, pp 49-53 (2007)
  2. C.E Bauer,Ph.D & H.J. Neuhaus, Ph.D., "Embedded Chip Build-Up a Wafer-Level Packaging Environment", 56th Electronic Component and Technology Conference, pp 1308-1312 (2007)
  3. Ostmann,A. et aI, "Strategies for Embedding of Active Components", International Microsystems, Packaging, Assembly Conference Taiwan, (2006) p,1-4
  4. R. Tuomminen ea aI, "A Novel 1MB Technology for Integrating Active and Passive Components" , proc, of 4th Adhesive Joining and Coating Technology in Electronics Manufacturing International conference (2000), p. 269-273
  5. Palm, P et aI, ''Embedding active components inside printed circuit board (PCB) - a solution for miniaturization of electronics" , proc. Of International Symposium on Advanced Packaging Materials, (2005), p.1-4
  6. Yale developpement, ''Embedded wafer-level packages (Fan-out WLP/ Embedded die in PCB)" 2010, p.40-161
  7. Beth Keser, Craig Amrine et al., ''Advanced packaging; the redistributed chip package" , IEEE TRANSACTIONS ON ADVANCED PACKAGING, VOL. 31, NO. 1, p.39-43(2008)