초록
본 논문에서는 VDL(VHF Digital Link) Mode-2 D8PSK 변조 방식에 적용 가능한 Burst Mode AGC Loop와 Preamble 검출기를 제안하고 구현한 결과를 제시하였다. 일반적으로 AGC 방법은 연속 모드와 버스트 모드로 구분할 수 있다. 연속모드는 아날로그 피드백 방법으로도 우수한 성능을 얻을 수 있다. 그러나 연속모드에서 사용한 AGC 루프를 버스트 모드에 적용하는 것은 곤란하며 응답속도가 빼른 디지털 AGC 루프가 적합하다. 버스트 모드 통신에서 수신기의 AGC 루프는 휴지 구간에서 최대 이득을 갖도록 설계해야 신호 레벨이 작을 때에도 버스트의 존재 여부를 알 수 있다. 만약 버스트 시작 위치에 프리앵블이 있을 경우 버스트 구간에서 AGC 루프가 충분한 응답 속도를 갖지 못하면 프리엠블 시작점에서 수 심벌구간 동안 신호가 포호(saturation) 된다. 이렇게 되면 프리앵블 검출에 실패하거나 검출이 되었다 하더라도 프리앵블을 이용빼 복조 시에 필요한 각종 파라미터 추정에 영향을 미쳐 원하는 성능을 얻기 어려워진다. 본 논문에서는 이런 이유에서 AGC 루프와 프리엠블 검출기와의 연관성을 분석하고 버스트 모드에 적합한 AGC 루프와 프리앵블 검출기에 대해서 기술한다.
In this paper, we proposed a burst mode AGC loop and preamble detector applicable for VDL(VHF Digital Link) mode-2 using D8PSK modulation scheme and the performance analysis of proposed schemes is described. Generally the AGC scheme can be divided into two types, continuos and burst mode AGC. The continuos mode is performed well only with an analog feedback AGC loop. But the analog feedback AGC loop is not suitable for burst mode since its gain lock time is more than preamble duration, which causes the preamble detector misses preamble. Hence a fast digital AGC loop is required for burst mode. Also the AGC loop has to be designed with full gain during idle time to detect bursts although the signal level is very low. If the time to acquire gain lock is slow, the preamble detector fail to detect burst due to saturation of a lot of preamble samples. The receiver performance might be down even if the burst was detected because the preamble is used to estimate several parameters need to demodulation at receiver. In this paper we analysed relationships between the AGC loop and preamble detector. we present an AGC loop and preamble detector in burst mode.