DOI QR코드

DOI QR Code

Design of K-Band Frequency Divider Using 130 nm CMOS Process

130 nm CMOS 공정을 이용한 K-Band 주파수 분배기 설계

  • Nam, Sang-Kyu (School of Information and Communication Engineering, Sungkyunkwan University) ;
  • Park, Deuk-Hee (R & D Center UM Solution Laboratory, Samsung Electro-Mechanics) ;
  • Kim, Seong-Kyun (School of Information and Communication Engineering, Sungkyunkwan University) ;
  • Kim, Byung-Sung (School of Information and Communication Engineering, Sungkyunkwan University)
  • 남상규 (성균관대학교 정보통신공학부) ;
  • 박득희 (삼성전기중앙연구소 UM Solution Lab) ;
  • 김성균 (성균관대학교 정보통신공학부) ;
  • 김병성 (성균관대학교 정보통신공학부)
  • Published : 2009.10.31

Abstract

In this paper, the design and implementation of K-Band frequency dividers using 130 nm CMOS process are presented. A Miller frequency divider is presented, which realizes a division range from 20 to 25 GHz with 7.2 mW power consumption from 1.2 V supply. The layout size of the core circuit is about $315{\times}246\;um^2$. In addition, a CML frequency divider which divides the output signal of the Miller frequency divider is also presented, which realizes a division range from 8.5 to 13 GHz with 5.7 mW power consumption. The layout size of the CML core is about $91{\times}98\;um^2$. Cascading the Miller and CML frequency dividers, we confirmed the divide-by-4 operation for the input signal from 20 to 25 GHz.

본 논문에서는 K-Band에서 동작하는 1/2 주파수 분배기를 130 nm CMOS 공정을 이용하여 설계하고 제작한 결과를 보인다. 피드백 방식의 밀러 주파수 분배기는 20~25 GHz에서 동작하며 바이어스 전압 1.2 V에서 7.2 mW의 전력을 소모하고 코어 회로의 레이아웃 크기는 $315{\times}246\;um^2$이다. 밀러 주파수 분배기의 출력 신호를 2분 주시키기 위한 CML(Current Mode Logic) 주파수 분배기는 8.5~13 GHz에서 동작하며 5.7 mW의 전력을 소모하고, 코어 회로의 레이아웃 크기는 $91{\times}98\;um^2$이다. 또한 두 주파수 분배기를 결합하여 20~25 GHz의 입력 신호가 4분주되어 출력됨을 확인하였다.

Keywords

References

  1. J. Lee, B. Razavi, "A 40-GHz frequency divider in 0.18-um CMOS technology", IEEE J. Solid-State Circuits, vol. 39, no. 4, pp. 594-601, Apr. 2004 https://doi.org/10.1109/JSSC.2004.825119
  2. M. Wetzel, L. Shi et al., "A 26.5 GHz silicon MOSFET 2:1 dynamic frequency divider", IEEE Microw. Guided Wave Lett., vol. 10, no. 10, pp. 421-423, Oct. 2000 https://doi.org/10.1109/75.877232
  3. C. Cao, K. O. Kenneth, "A power efficient 26-GHz 32:1 static frequency divider in 130-nm bulk CMOS", IEEE Microw. Wireless Compon. Lett., vol. 15, no. 11, pp. 721-723, Nov. 2005 https://doi.org/10.1109/LMWC.2005.858998
  4. Y. Mo, E. Skafidas et al., "A 40 GHz power efficient static CML frequency divider in 0.13-um CMOS technology for high speed millimeter-wave wireless system", ICCSC 2008, pp. 812-815, May 2008
  5. J. -O. Plouchart, K. Kim et al., "A power_efficient 33 GHz 2:1 static frequency divider in 0.12-um SOI CMOS", 2003 IEEE RFIC Symposium, pp. 329-332, Jun. 2003
  6. R. L. Miller, "Fractional-frequency generators utilizing regenerative modulation", Proc. Inst. Radio Eng., vol. 27, pp. 446-457, Jul. 1939
  7. H. -D. Wohlmuth, D. Kehrer, "A high sensitivity static 2:1 frequency divider up to 19 GHz in 120 nm CMOS", 2002 IEEE RFIC Symposium, pp. 231-234, Jun. 2002
  8. B. Razavi, RF Microelectronics, Prentice-Hall, pp. 290-295, 1998