고속의 저비용 갈로이스 장원소간의 연산장치설계에 대해

  • 발행 : 2006.02.01

초록

현대의 디지털통신기기나, 오디오/비데오 전자기기엔 항상 비바이나리 에러정정복부호기가 사용되는데 그중 필수적으로 사용되는 Reed Solomon복부호화기기를 설계할 때, 갈로이스장 내의 원소간 연산이 필수적으로 사용된다. 본논문에선 이 연산장치를 쉽고 빠르게 구현할 수 있는 효율적 설계법을 제시한다. 또한각 연산기에 대해 예를 들어 설명하고 증명했다.

키워드

참고문헌

  1. US patent number 5227992, ' Operational Method and Apparatus over $GF(2^m)$ using a Subfield GF(2m/2)', Man young Lee, Hyeong Keon An et al., 1993 Jul. 13
  2. Hyeong Keon An, '2 Error Correcting RS Decoder design', IDEC Conference Paper, 2004
  3. Hyeong Keon An, TS Joo et al, ' The New RS Ecc Codec For Digital Audio and Video', IEEE CES Conference paper, PP112 115, 1992
  4. Lee Man Young, ' BCH coding and Reed Solomon Coding theory,' 1990. Minumsa (Daewoo Academic Press)
  5. Sunghoon Kwon and Hyunchul Shin, 'Anarea efficient VLSI architecture of Reed Solomon decoder/encoder for digital VCRs, ' IEEE Transactions on Consumer Electronics, Vol. 43, No.4, Nov. 1997
  6. Kwang Y.Liu, ' Architecture for VLSI design of Reed Solomon Decoders, 'IEEE Transactions on Computers, Vol. 33, No.2, Feb. 1984
  7. Hsu, I.K. , I.S.Reed, 'The VLSI Implementation of a Reed Solomon Encoder Using Berlekamp's Bit Serial Multiplier Algorithm', IEEE Trans. On Computer, Vol.C 33, No. 10, pp.906 911(1984) https://doi.org/10.1109/TC.1984.1676351
  8. 안 형근 ,' 디지털 오디오/비디오, 통신용 전자기기를 위한 Reed Solomon 복부호기 설계에 대해', 대한전자공학회지, TC 42, pp 13-18, 11월 2005년