A Study on the variable points IFFT/FFT processor

재구성 가능한 가변 포인트 IFFT/FFT 프로세서 설계에 관한 연구

  • Choi Won-Chul (Electronics and Telecommunications Research Institute) ;
  • Goo Jeon-Hyoung (Dong Eui University) ;
  • Lee Hyun (Electronics and Telecommunications Research Institute) ;
  • Oh Hyun-Seo (Electronics and Telecommunications Research Institute)
  • Published : 2004.12.01

Abstract

Wireless mobile communication systems request high speed mobility and high speed data transmission capability. In order to meet the requirements, OFDM(Orthogonal Frequency Division Multiplex) is mainly adopted in the physical layer of the wireless systems. In commercial wireless mobile systems, IEEE802.(11a, 16e, etc) series seem to be used as the modulation method. For supporting multiple air-interfaces in a wireless mobile system, different kinds of OFDM based modulation methods should be supported in one modem chip. It requires a variable point IFFT/FFT or reconfigurable IFFT/FFT processor. In this paper, we propose the design method of a reconfigurable IFFT/FFT processor. In addition, it is shown that a reconfigurable IFFT/FFT processor can he implemented by using the proposed method.

무선 이동 통신은 고속의 이동성과 고속의 데이터 전송 능력을 요구하고 있다. 이러한 요구사항을 만족하기 위하여 물리계층에서 사용하는 모뎀 방식은 OFDM(Orthogonal Frequency Division Multiplex) 방식을 주로 사용한다. 앞으로 상용화되는 고속 무선 통신 방식에서 모뎀은 주로 IEEE 802.(11a, l6e, 등) 계열이 사용될 것이며, 물리레벨의 접속 방식에 구애받지 않는 가변적일 것을 요구하고 있다. 따라서 한 개의 모델에서 여러 가지 IEEE 802.(11a, 16e, 등) 계열 변조 및 복조 기능을 만족시키려면 다양한 크기의 IFFT(Inverse Fast Fourier Transform)/FFT(Fast Fourier Transform)를 수용할 수 있는 가변 포인트 IFFT/FFT 구조여야 한다. 본 논문에서는 재구성 가능한 IFFT/FFT 프로세서 설계 방법을 기술한다. 이 방법을 이용하면 재구성 가능한 모뎀을 실현할 수 있고 하나의 모뎀에서 서로 다른 OFDM 모뎀을 손쉽게 통합 할 수 있다.

Keywords

References

  1. 오현서,고광호,이현,이인환,신창섭, '텔레매틱스 무선 통합 기술 개발', 한국통신학회, 제 21권 5호, 2004년 5월
  2. John Terry and Juha Heiskala, OFDM Wireless LANs ; A Theoretical and Practical Guide, Sams Publishing, 2002
  3. 김재석, 조용수, 조중휘, 이동통신용 모뎀의 VLSI 설계 - CDMA, OFDM, MC-CDMA, 대영사, 80-100쪽, 2000
  4. A. V. Oppenheim, et aI, Discrete-Time Signal Processing, Prentice-Hall, 1999
  5. S. He and M. Torkelson, 'Design and implementation of a 1024-point pipeline FFT processor', in IEEE Proc. Custom Integrated Circuits Conference, pp. 131-134, May 1995 https://doi.org/10.1109/CICC.1998.694922
  6. B. Bhattacharya, S.S. Bhattacharyya , 'Parameterized dataflow modeling for DSP systems', Signal Processing, IEEE Transactions on, vol. 49, no. 10, pp. 2408-2421, Oct. 2001 https://doi.org/10.1109/78.950795
  7. 최원철, 이현, 조경록 '확률분포 특성을 이용한 OFDM용 $IFFT{\bigcup}FFT$ 프로세서 설계', 대한전자공학회, 제 40권, SD편, 12호, 87-94쪽, 2003년12월
  8. S. H. Lee, S. J. Yoo, K. Y. Choi, 'Reconfigurable SoC design with hierarchical FSM and synchronous dataflow model', Hardware/Software Code-sign, 2002. CODES 2002. Proceedings of the Tenth International Symposium on, pp. 199-204, May 2002 https://doi.org/10.1145/774789.774830