DOI QR코드

DOI QR Code

A Fault Operation of the IPM Due to the Effect of Miller Capacitance and its Solution

밀러 커패시턴스의 영양에 의한 IPM의 오동작과 대책

  • 조수억 (부산대학교 전기공학과) ;
  • 강필순 (오사카공대 전기공학과) ;
  • 김철우 (부산대학교 공과대학 전자전기통신공학부)
  • Published : 2003.11.01

Abstract

This paper analyses a fault operation due to the effect of miller capacitance, which severely influences the performance of the IPMs based on computer-aided simulations, and also it presents a good solution to solve that problem. A miller capacitance existed between gate and collect is very closely related to the stray capacitance formed between gate and emitter, and the value of gate resistor. These relationships are proved by the computer-aided simulation. Based on the PSpice simulation results, a customized IPM employing an auxiliary circuit is presented to minimize a fault operation. And it is compared to the standard IPM by the experimental waveform. As a result, it is verified that a customized IPM has a voltage margin to prevent a fault operation approx. 3 [V].

본 논문에서는 IPM의 전기적인 기생 성분 중에서 성능에 가장 크게 영향을 미치는 밀러 커패시턴스에 의하여 발생하는 오동작을 시뮬레이션을 통하여 증명하고 이를 최소화하기 위한 방법을 제시한다. 게이트와 컬렉트 단자간에 형성되는 밀러 커패시턴스와 밀접하게 관련된 게이트-에미터 사이의 기생 커패시턴스와 게이트 저항과의 상관 관계를 PSpice 시뮬레이션을 통하여 분석한다. 또한 시뮬레이션 결과를 바탕으로 IPM의 오동작을 최소화하기 위한 보조 회로를 삽입한 주문형 IPM을 제시한다. 표준형 IPM과 오동작 방지를 위해 보조회로가 삽입된 주문형 IPM의 실험 파형을 통해서 주문형 IPM이 약 3 [V]의 오동작에 대한 여유 전압을 가짐을 확인할 수 있다.

Keywords

References

  1. M. Chiado Caponet, F. Profumo, R. W. De Doncker, and A. Tenconi, “Low Stray Inductance Bus Bar Design and Construction for Good EMC Performance in Power Electronics Circuits,” IEEE Trans. Power Electron., vol. 17, pp. 225-231, March 2002. https://doi.org/10.1109/63.988833
  2. Antonio G. M. Strollo, “A New IGBT Circuit Model for SPICE Simulation,” in Proc. IEEE PESC'97, 1997, pp. 133-138. https://doi.org/10.1109/PESC.1997.616704
  3. Mitsubishi Data Book & Application Note, 2001.
  4. Toshiba Data Book & Application Note, 2001.
  5. Semikron Data Book & Application Note, 2001.
  6. A. Boglietti, and et al., “An Accurate High Frequency Model of AC PWM Drive systems for EMC Analysis,” in Proc. IEEE IAS'01, 2001, pp. 1111-1117. https://doi.org/10.1109/IAS.2001.955619
  7. S. Momota, M. Otsuki, K. Ishii, H. Takubo, and Y. Seki, “Analysis on the Low Current Turn-on Behavior of IGBT Module,” in Proc. PSDIC'00, 2000, pp. 359-362. https://doi.org/10.1109/ISPSD.2000.856843
  8. Masahiro Kimata, Satoru Chikai, Takeshi Tanaka, and Kazufumi Ishii, “High Performance Gate Drivve Circuit of High Voltage IPMs (HVIPMs),” in Proc. IEEE PESC'98 Rec., 1998, Vol. 2, pp. 1196-1200. https://doi.org/10.1109/PESC.1998.703157
  9. S. Igarashi, S. Takizawa, M. Tabata, M. Takei, and K. kuroki, “An Active Control Gate Drive Circuit for IGBTs to Realize Low-noise and Snubberless System,” in Proc. IEEE ISPSD'97, 1997, pp. 69-72. https://doi.org/10.1109/ISPSD.1997.601434
  10. Shihong Park, and Thomas M. Jahns, “Flexible dv/dt Control Method for Insulated Gate Power Switches,” in Proc. IEEE IAS'01, 2001, vol.2, pp. 1038-1045. https://doi.org/10.1109/IAS.2001.955592