Reduction of Hardware Overhead for Test Pattern Generation in BIST

내장형 자체 테스트 패턴 생성을 위한 하드웨어 오버헤드 축소

  • 김현돈 (연세대학교 전기전자공학과) ;
  • 신용승 (연세대학교 전기전자공학과) ;
  • 김용준 (연세대학교 전기전자공학과) ;
  • 강성호 (연세대학교 전기전자공학과)
  • Published : 2003.07.01

Abstract

Recently, many BIST(Built-in Self Test) schemes have been researched to reduce test time and hardware. But, most BIST schemes about pattern generation are for deterministic pattern generation. In this paper a new pseudo-random BIST scheme is provided to reduce the existing test hardware and keep a reasonable length of test time. Theoretical study demonstrates the possibility of the reduction of the hardware for pseudo-random test with some explanations and examples. Also the experimental results show that in the proposed test scheme the hardware for the pseudo-random test is much less than in the previous scheme and provide comparison of test time between the proposed scheme and the current one.

최근 들어, 테스트 시간과 하드웨어의 축소를 위한 많은 내장형 자체 테스트 구조가 연구되고 있다. 대부분의 패턴 생성에 대한 내장형 자체 데스트 구조는 결정 패턴 생성을 위한 것이다. 본 논문에서는 테스트시간과 하드웨어 오버헤드를 줄일 수 있는 새로운 의사 임의 패턴 내장형 자체 테스트 기법을 제안한다 본문에서는 의사 임의 패턴 내장형 자체 테스트 기법의 하드웨어 오버헤드의 축소 가능성에 대한 이론을 간단한 예제와 함께 설명하고 실험 결과를 통해 기존의 방법에 비하여 제안하는 방식을 이용할 경우 하드웨어 오버헤드가 줄어드는 것을 알 수 있으며, 기존의 방법과 제안한 방법의 테스트 시간 비교를 보여 준다.

Keywords

References

  1. M. Abramovici, M. A. Breuer and A. D. Fiedman, Digital Systems Testing and Testable Design, Computer Science Press, 1990
  2. N. A. Touba and E. J. McCluskey, 'Bit-fixing in pseudorandom sequences for scan BIST', IEEE Trans. on Computer-Aided Design of Integrated Circuits and Systems, vol. 20, pp. 545-555, April 2001 https://doi.org/10.1109/43.918212
  3. G. Kiefer and H. J. Wunderlich, 'Using BIST Control for Pattern Generation', Proc. of IEEE International Test Conference, pp. 347-355, 1997 https://doi.org/10.1109/TEST.1997.639636
  4. K. Chakrabarty, B. T. Murray and V. Iyengar, 'Deterministic Built-In Self Test Pattern Generation for High-Performance Circuits using Twisted-Ring Counters', IEEE Trans. on VLSI Systems, vol. 8, no. 5, pp. 633-636, October 2000 https://doi.org/10.1109/92.894170
  5. S. Hellebrand, H. G. Liang, H. J. Wunderlich, 'A Mixed Mode BIST Scheme Based On Reseeding of Folding Counters', Proc. of IEEE International Conference, pp. 778-784, 2000 https://doi.org/10.1109/TEST.2000.894274