DOI QR코드

DOI QR Code

Design of Analog CMOS Vision Chip for Edge Detection with Low Power Consumption

저전력 아날로그 CMOS 윤곽검출 시각칩의 설계

  • Kim, Jung-Hwan (School of Electrical Engineering and Computer Science, Kyungpook National University) ;
  • Park, Jong-Ho (School of Electrical Engineering and Computer Science, Kyungpook National University) ;
  • Suh, Sung-Ho (School of Electrical Engineering and Computer Science, Kyungpook National University) ;
  • Lee, Min-Ho (School of Electrical Engineering and Computer Science, Kyungpook National University) ;
  • Shin, Jang-Kyoo (School of Electrical Engineering and Computer Science, Kyungpook National University) ;
  • Nam, Ki-Hong (Dept of Electronic and Information Engineering, Kyungil University)
  • 김정환 (경북대학교 전자전기컴퓨터학부) ;
  • 박종호 (경북대학교 전자전기컴퓨터학부) ;
  • 서성호 (경북대학교 전자전기컴퓨터학부) ;
  • 이민호 (경북대학교 전자전기컴퓨터학부) ;
  • 신장규 (경북대학교 전자전기컴퓨터학부) ;
  • 남기홍 (경일대학교 전자정보통신공학부)
  • Published : 2003.11.30

Abstract

The problem of power consumption and the limitation of a chip area should be considered when the pixel number of the edge detection circuit increases to fabricate a vision chip for edge detection with high resolution. The numeric increment of the unit circuit causes power consumption to increase and require a larger chip area. An increment of power consumption and a limitation of chip area with several ten milli-meters square supplied by the CMOS foundry company restrict the pixel numbers of the edge detection circuit. In this paper, we proposed a electronic switch to minimize the power consumption owing to the numeric increment of the edge detection circuit to realize a vision chip for edge detection with high resolution. We also applied a method by which photodetector and edge detection circuit are separated to implement a vision chip with a higher resolution. The photodetector circuit with $128{\times}128$ pixels uses a common edge detection circuit with $1{\times}128$ pixels so that resolution was improved at the same chip area. The chip size is $4mm{\times}4mm$ and the power consumption was confirmed to be about 20mW using SPICE.

고해상도의 윤곽검출 시각칩을 제작하기 위해 윤곽검출 회로의 수를 증가시킬 경우 소비전력 문제 및 회로를 탑재할 칩의 크기를 고려하지 않으면 안된다. 칩을 구성하는 단위회로의 수적 증가는 소비전력의 증가와 더불어 대면적을 요구하게 된다. 소비전력의 증가와 CMOS 생산 회사에서 제공하는 칩의 크기가 수 십 $mm^2$이라는 조건은 결국 단위회로의 수적 증가를 제한하게 된다. 따라서 본 연구에서는, 고해상도의 윤곽검출 시각칩 구현을 위한 윤곽검출 회고의 수적 증가에 따른 전력소비의 최소화 방법으로 전자스위치(electronic switch)가 내장된 윤곽검출 회로를 제안하고, 제한된 칩의 면적에 더 많은 윤곽검출 회로를 넣기 위해 시세포 역할의 광검출 회로와 윤곽검출 회로를 분리하여 구성하는 방법을 적용하였다. $128{\times}128$ 해상도를 갖는 광검출 회고가 $1{\times}128$의 윤곽검출 회고를 공유하여 동일한 칩 면적에 향상된 해상도를 갖는 칩을 설계하였다. 설계된 칩의 크기는 $4mm{\times}4mm$이고, 소비전력은 SPICE 모의실험을 통해 약 20mW가 됨을 확인하였다.

Keywords

References

  1. C. A. Mead, Analog VLSI and Neural Systems, Addision-Wesley. 1989
  2. 박대식, 박종호, 김경문, 이수경, 김현수, 김정환, 이민호, 신장규, '국소 광적응 기능을 가지는 윤곽검출용 32$\pm$32 방사형 CMOS 시각칩의 설계,' 센서학회지, Vol. 11, No. 2, pp. 84-92, 2002
  3. 박종호, 김정환, 이민호, 신장규, 'MOSFET 부정합에 의한 출력옵셋 제거기능을 가진 윤곽검출용 시각칩의 설계.' 센서학회지. Vol. 11. No. 5. pp. 255-262. 2003
  4. 김정환, 박대식, 박종호, 김경문, 공재성, 신장규, 이민호, '윤곽검출용 CMOS 시각칩의 수평억제 기능 해석 및 국소 광적응 메커니즘에 대한 검증.' 센서학회지. Vol. 12. No. 2. pp.57-65. 2003 https://doi.org/10.5369/JSST.2003.12.2.057
  5. Tetsuya Yagi and Seiji Kameda, 'A Parallel Analog Intelligent Vision Sensor with a Variable Receptive Field.' Systems and Computers in Japan. Vol. 30. No. 1. pp. 60-69, 1999 https://doi.org/10.1002/(SICI)1520-684X(199901)30:1<60::AID-SCJ6>3.0.CO;2-D
  6. Fabrice Paillet. Damien Mercier and Thierry M. Bernard. 'Second Generation Programmable Artificial Retina.' IEEE Int 'I Conference and Exhibition. pp. 304-309. 1999
  7. Andrea Simoni. Alvise Sartori. Massimo Gottardi and Alessandro Zorat. 'A di gitan vision sensor.' Sensors and Actuators. A 46-47. pp. 439-443, 1995