3단 구성의 디지털 DLL 회로

All Digital DLL with Three Phase Tuning Stages

  • 박철우 (인하대학교 전자전기공학부) ;
  • 강진구 (인하대학교 전자전기공학부)
  • 발행 : 2002.07.01

초록

본 논문에서는 전부 디지털 회로로 구성된 고 해상도의 DLL(Delay Locked Loop)를 제안하였다. 제안된 회로는 위상 검출기, 지연 선택 블록, 그리고 각각의 지연 체인을 가지는 Coarse, Fine 그리고 Ultra Fine 위상조정 블록의 삼 단의 형식으로 되어 있다. 첫 번째 단은 Ultra Fine 위상조정블록으로 고 해상도를 얻기 위하여 Vernier Delay Line을 사용하였다. 두 번째와 세 번째 단은 Coarse와 Fine 위상조정블록으로 각각의 단위 지연 체인을 이루는 단위 지연 소자의 해상도 만큼의 위상 제어를 하게 되며, 두 단은 상당히 비슷한 구조를 이루고 있다. 회로는 HSPICE를 이용하여 공급 전압이 3.3V인 $0.35{\mu}m$ CMOS 공정으로 시뮬레이션 되었다. 시뮬레이션 결과 회로의 해상도를 약 10ps로 높일 수 있었으며, 동작 범위는 250MHz에서 800MHz 이다.

This paper describes a high resolution DLL(Delay Locked Loop) using all digital circuits. The proposed architecture is based on the three stage of coarse, fine and ultra fine phase tuning block which has a phase detector, selection block and delay line respectively. The first stage, the ultra fine phase tuning block, is tune to accomplish high resolution using a vernier delay line. The second and third stage, the coarse and fine tuning block, are tuning the phase margin of Unit Delay using the delay line and are similar to each other. It was simulated in 0.35um CMOS technology under 3.3V supply using HSPICE simulator. The simulation result shows the phase resolution can be down to lops with the operating range of 250MHz to 800MHz.

키워드

참고문헌

  1. IEEE J. Solid-State Circuits v.23 A variable delay line PLL for CPU coprocessor synchronization M. Johnson;E. Hudson
  2. IEEE J. Solid-State Circuits v.32 A 256Mb SDRAM Using a Register - Controlled Digital DLL Atsushi Hatakeyama;Hirohiko Mochizuki
  3. IEEE JSSC v.23 no.5 A 256-M SDRAM Using a Register Controlled Digital DLL A. Hatakeyama(et al.)
  4. IEEE 1993 CICC Proc. 1.16GHz Dual-Modulus 1.2um CMOS Prescaler R. Rogenmoser(et al.)
  5. IEEE J. Solid-State Circuits v.35 A High-Resolution CMOS Time-to-Digital Converter Utilizing a Vernier Delay Line Piotr Dudek
  6. IEEE J. Solid-State Circuits v.34 A Portable Digital DLL for High-Speed CMOS Interface Circuits Brono W. Garlepp;Kevin S. Donnelly(et al.)
  7. IEEE J. Solid-State Circuits v.34 A Register-Controlled Symmertrical DLL for Double-Data-Rate DRAM Feng Lin;Jason Miller;Aaron Schoenfeld
  8. Electronics Letters v.34 100MHz all-digital delay-locked loop for low power application Bum-Sik Kim;Lee-sup Kim
  9. Mixed-Signal Design, 2001. SSMSD. 2001 Southwest Symposium A low jitter, fast locking delay locked loop using measure and control scheme Tae-Sung Kim;Sung-Ho Wang;Beomsup Kim