Design of A CMOS Composite Transconductor for Low-voltage Low-power

저전압 저전력 CMOS복합 트랜스컨덕터 설계

  • 이근호 (전주대학교 정보기술컴퓨터공학부)
  • Published : 2002.10.01

Abstract

Two CMOS composite transistors with an improved operating region by reducing the threshold voltage are proposed in this paper. And also, as an application of the proposed composite transistors, the transconductor is designed. The proposed composite transistor I and II employ a P-type folded composite transistor and a composite diode in order to decrease the threshold voltage, respectively. The limitation of the operating region of these transistors by current source is described. All circuits are simulated by HSPICE using 0.25${\mu}{\textrm}{m}$ n-well process.

두 가지 방식을 이용하여 넓은 동작 영역을 갖는 복합 트랜지스터를 제안하고, 이를 이용하여 새로운 트랜스컨덕터를 설계하였다. 저전압 저전력 특성을 위해 첫 번째 제안한 복합 트랜지스터 I은 P형 폴디드(P-type folded) 복합 트랜지스터를 이용하였으며, 복합 트랜지스터Ⅱ는 복합 다이오드 방식을 이용하여 문턱전압을 감소하였다. 이와 더불어 제안된 트랜지스터가 전류원에 의해 동작 영역이 제한되는 원인을 고찰하였으며, 응용 회로로 설계된 트랜스컨덕터의 특성을 해석하였다. 설계된 회로는 0.2㎛ CMOS n-well 공정 파라미터를 이용하여 HSPICE 시뮬레이션 하였다.

Keywords

References

  1. R. Batruni, P.Lemaitre, and T.Fensch, 'Mixed Digital/Analog Signal Processing for a Single-Chip 2BIQ U-Interface Transceiver,' IEEE J. Solid-State Circuits, Vol. SC-26, pp. 1414-1425, Dec. 1990 https://doi.org/10.1109/4.62169
  2. J.Y. Michel, 'High-Performance Analog Cells in Mixed-Signal VLSI : Problems and Practical Solutions,' Analog Integrated Circuits and Signal Processing, vol, 171-182, Nov. 1991 https://doi.org/10.1007/BF00195621
  3. 박희중, 차형우, 정원섭, '새로운 200MHz CMOS 선형트랜스컨덕터와 이를 이용한 20 MHz 일립틱 여파기의 설계,' 전자공학회눈문지, 제38권, SC편, 제4호, 20-30쪽, 2001
  4. E. Seevinck and R. F. Wassenaar, 'A Versatile CMOS linear transconductor/ square-law function circuit,' IEEE J. Solid-State Circuits, Vol. SC-22, no. 3, p. 366-377, June, 1987
  5. S. Szczepanski, A. Wyszynski, and R. Schaumann, 'Highly Linear Voltage-Controlled CMOS Transconductors,' IEEE Trans. Circuits and Systems, Vol. 40, No. 4, pp. 258-262, April, 1993 https://doi.org/10.1109/81.224298
  6. L. A. R. Jr., and W. B.de Moraes, 'A Geometry Independent CMOS Transcondutor: New Method of Linearization and AC Analysis,' Proc. 20th Int. Conference on Microelectronics, pp. 491-496, 1995
  7. S. I.Liu and Y. S. Hwang, 'CMOS Four-quadrant Multiplier using Bias Offset Crosscoupled Pairs,' Electronics Lett., Vol. 29, No. 20, pp. 1737-1738, Sep., 1993 https://doi.org/10.1049/el:19931156
  8. S. Sakurai and M. Isamil, 'High Frequency Wide Range CMOS Analog Multiplier,' Electronics Lett., Vol. 28, No. 24, pp. 2228-2229, Nov., 1992 https://doi.org/10.1049/el:19921431
  9. A. Hyogo, C. Hwang, M. Ismail, and K. Sekin, 'LV/LP CMOS square-law circuits,'Proc. IEEE Midest. Symp. on Circuits and Systems, pp. 1181-1184, 1998 https://doi.org/10.1109/MWSCAS.1997.662290