Design of Carrier Recovery Circuit for High-Order QAM - Part II : Performance Analysis and Design of the Gear-shift PLL with ATC(Automatic Transfer-mode Controller) and Average-mode-change Circuit

High-Order QAM에 적합한 반송파 동기회로 설계 - II부. 자동모드전환시점 검출기 및 평균모드전환회로를 적용한 Gear-Shift PLL 설계 및 성능평가

  • Kim, Ki-Yun (School of Electrical and Computer Engineering, SungKyunKwan University) ;
  • Kim, Sin-Jae (Korea Telecom Freetel) ;
  • Choi, Hyung-Jin (School of Electrical and Computer Engineering, SungKyunKwan University)
  • 김기윤 (성균관대학교 전기전자컴퓨터공학부) ;
  • 김신재 (한국통신프리텔 네트워크 기술연구소) ;
  • 최형진 (성균관대학교 전기전자컴퓨터공학부)
  • Published : 2001.04.25

Abstract

In this paper, we propose an ATC(Automatic Transfer mode Controller) algorithm and an average-mode-change method for use in Gear shift PLL which can automatically change loop gain. The proposed ATC algorithm accurately detects proper timing or the mode change and has a very simpler structure - than the conventional lock detector algorithm often used in QPSK. And the proposed average mode change method can obtain low errors of estimated frequency offset by averaging the loop filter output of frequency component in shift register. These algorithms are also useful in designing ASIC, since these algorithms occupy small circuit area and are adaptable for high speed digital processing. We also present phase tracking performance of proposed Gear-shift PLL, which is composed of polarity decision PD, ATC and average mode change circuit, and analyze the results by examining constellation at each mode.

본 논문에서는 극성 판단(Polarity Decision) PD를 이용하여 모드 변환과 루프이득(Loop Gain)의 변환시점을 자동적으로 검출해 주는 ATC(Automatic Transfer mode Control)알고리즘을 설계하고 모드 전환시 안정적으로 주파수 오프셋을 추정하는 평균방식 Gear-shift PLL을 설계하였다. 제안하는 모드 전환 시점 검출 알고리즘인 ATC 알고리즘은 종전의 QPSK방식에 적용되던 Lock Detector 알고리즘보다 구현이 매우 간단하며 정확하게 모드 전환시점을 검출한다. 또한 Shift Register에 저장했던 주파수 추정 값들을 평균하는 평균전환방식은 모드 전환시 낮은 주파수 추정 에러값으로 다음 모드에서의 빠른 추적 성능을 가능하게 한다. 본 논문에서 제안하는 알고리즘은 적은 회로 면적과 고속 처리가 가능하도록 설계되어 ASIC 설계에 매우 유용하다. 아울러 본 논문에서는 극성판단 PD를 적용하여 위상 포착 및 추적 성능평가를 수행하고 성좌도(constellation)를 각 모드별로 분석하였다.

Keywords

References

  1. R. E. Best, Phase-Locked Loops, McGraw-Hill, 1984
  2. F. M. Gardner, Phaselock Techniques, John Wiely & Sons, 1991
  3. D. H. Wolaver, Phase-locked Loop Circuit Design, Prentice-Hall, 1979
  4. J. L. Stenby, Phase-locked Loops, CRC press, 1997
  5. D. R. Stephens, Phase-Locked Loops for Wireless Communications, Kluwer Academic Publishers, 1998
  6. J. A. Crawford, Frequency Synthesizer Design Handbook, Artech House, 1994
  7. 최형진, 동기방식 디지털 통신, 교학사, 1995
  8. H. Meyr and G. Ascheid, Synchronization in Digital Communications, Communications, John Wiely & Sons, 1998
  9. F. D. Natali, 'AFC tracking algorithms,' IEEE Trans. Commun., pp. 935-947, Aug. 1984 https://doi.org/10.1109/TCOM.1984.1096152
  10. A. N. D. Andrea and U. Mengali, 'Performance of a quadricorrelator driven by modulated signals,' IEEE Trans. Commun., pp. 1952-1957, Nov. 1990 https://doi.org/10.1109/26.61476
  11. A. Mileant and S. Hinedi, 'On the effects of phase jitter on QPSK lock detection,' IEEE Trans. Commun., vol. 41, no. 7, pp. 1043-1046, July 1993 https://doi.org/10.1109/26.231935
  12. A. Mileant and S. Hinedi, 'Lock detection in costas loop,' IEEE Trans. Commun., vol. 40, pp. 480-483, Mar., 1992 https://doi.org/10.1109/26.135716