The Design of high Efficiency APLC for the Low Power load

저용량 부하를 위한 고효율 APLC의 설계

  • 김병진 (현대중공업(주) 기전연구소) ;
  • 전희종 (숭실대학교 전기공학과)
  • Published : 2001.04.01

Abstract

In this paper, APLC(Active Power Line Conditioner) is designed for low consumed power electrical equipment such as communication electronic equipment, computer sever and etc.. Because APLC which is hunted to the mains controls only the elements of harmonics, the designed APLC is very high efficient. Additionally, controller designed with low cost micro-controller and analog circuit has good merit economically. Simulation and experimental results on a prototype verify the feasibility of the proposed scheme.

본 논문에서는 통신기기와 같은 저용량 부하를 위한 APLC를 설계하였다. APLC는 부하와 병렬로 위치하여 부하에 필요한 무효전력 성분만을 공급함으로 운전 효율을 향상시켰으며 히스테리스 제어기를 마이크로 프로세서와 아날로그 회로를 이용하여 구현하여 저가형 제어기를 구현하였다. 컴퓨터 시뮬레이션을 통해서 보상 시스템의 특성을 해석하였으며 또한 실험에 의해 제안된 APLC제어기가 고조파 저감 및 역률 개선을 수행하고 있음을 확인하였다.

Keywords

References

  1. IEEE Trans. Power Elec. v.9 no.3 Trends in active power line conditioners H. Akagi
  2. IEEE Trans. Power Elec v.13 no.2 The Unified Power Quality Conditioner: The Integration of Series-and Shunt-Active Filters Hideaki Fujita;H.Akagi
  3. APEC'99 v.2 A new control method for single-phase active power line conditioners Yu-Kang Lo;Lian-Chen Kuo
  4. Int. J. Electronics v.86 no.4 New Phase shift control circuit for a voltage-control active power filter S.J.Huang et. al.
  5. International Journal of Electronics v.86 no.10 A fully digital hysteresis controller for an active power filter David M. E. Ingram;Simon D. Round