Design of a Power and Area Efficient 1:4 Interpolation FIR Filter for W-CDMA Applications

W-CDMA 응용을 위한 전력과 면적에 효율적인 1:4 보간 저역통과 여파기 설계

  • Published : 2000.10.01

Abstract

This paper presents the design and simulation of a power and area efficient interpolation FIR filter with partitioned look up table (LUT) structure. Using the symmetry of the filters coefficients and the contents of the LUT, the area of the proposed filter is minimized. The two filters share the partitioned LUT and activate the LUT selectively to realize the low power operation. The proposed filter has been designed in a 5.0 Volts 0.6${\mu}m$ CMOS technology. Power consumption results have been obtained from Powermill simulations. Experimental results suggest that the proposed filter reduces both the power consumption by 28% and simultaneously the gate area by 5% simultaneously compared to the previously proposed filters.

본 논문은 분할된 look up table(LUT) 구조를 갖는 전력 소모 및 면적에 효율적인 보간 저역통과 여파기의 설계에 관한 것이다. 제안한 보간 여파기는 계수 대칭성과 LUT 데이터들이 대칭성을 이용하여 면적이 최소화된다. 최소의 면적으로 위상에 따라 분할된 LUT는 두개의 여파기가 공유하고 선택적으로 활성화됨으로써 저 전력 동작을 수행한다. 제안된 여파기는 5.0V 0.6${\mu}m$ CMOS 공정으로 설계되었으며 전력 소모 시뮬레이션은 Powermill을 사용하여 수행하였다. 기존에 제안된 여파기들과의 비교 실험 결과를 통하여 제안한 필터의 전력 소모는 26% 감소하였고 게이트 면적은 5% 감소하였음을 보인다.

Keywords

References

  1. Jong-Kwan Choi and Sun-Young Hwang, 'Area-efficient pulse-shaping 1:4 interpolated FIR filter based on LUT partitioning,' ELECTRONICS LETTERS, vol. 35, no. 18, pp.1504-1505, Sep. 1999 https://doi.org/10.1049/el:19991065
  2. In Kang et al., 'Multiple 1:N interpolation FIR filter design based on a singlearchitecture,' Proc. IEEE Int. Symp. CircuitsSystems, pp. 316-319, May. 1998 https://doi.org/10.1109/ISCAS.1998.706923
  3. Proakis J. and Manolakis D., Digital signal processing: Principles, Algorithms, and Applications, Prentice Hall, Upper Saddle River, New Jersey, 1996
  4. Lim, Y., Evance, J., and Liu, B., 'An efficient bit-serial FIR filter architecture,' IEEE Trans. Circuits, Syst. Sig. Proc., pp. 639-651, 1995
  5. 비동기식 W-CDMA 시스템 설계 규격(안) 1권, SK-Telecom, 1998
  6. N. H. E. Weste, K. Eshraghian, Priciples of CMOS VLSI Design, Second Edition, Addison-Weseley Publishing Company, 1993