초기화 스위치를 이용해 오프셋을 감소시킨 고속 다이나믹 래치 비교기 설계

Design of High Speed Dynamic Latch Comparator with Reduced Offset using Initialization Switch

  • 성광수 (嶺南大學校 電氣電子工學部) ;
  • 현유진 (嶺南大學校 電氣電子工學部) ;
  • 서희돈 (嶺南大學校 電氣電子工學部)
  • Seong, Kwang-Su (School of Electrical Engineering and Computer Science Yeungnam University) ;
  • Hyun, Eu-Gin (School of Electrical Engineering and Computer Science Yeungnam University) ;
  • Seo, Hee-Don (School of Electrical Engineering and Computer Science Yeungnam University)
  • 발행 : 2000.10.01

초록

본 논문에서는 다이나믹 래치 형태의 비교기의 입력 오프셋을 줄이는 효과적인 방법을 제안한다. 기존 논문에서 고려된 원하지 않는 정궤환에 의한 오프셋 뿐 아니라, charge injection 부정합에 따른 오프셋을 정확하게 분석하였으며 이를 최소화하기 위하여 샘플링 구간 전에 비교기 양 입력단을 같은 전압으로 초기화하기 위한 수위치를 추가하였다. 제안된 회로는 0.65${\mu}m$ CMOS 공정 파라미터로 모의 실험 되었으며, 5v의 단일 전원 전압으로 동작하고, 200MHz 샘플링 주파수에서 5mV 이하의 오프셋 전압을 가진다. 특히 입력 저항을 $5k{\Omega}$일 때 기존 논문에 비해 약 80%의 입력 오프셋이 개선됨을 모의 실험을 토하여 확인하였다.

In this paper, we propose an efficient technique to minimize the input offset of a dynamic latch comparator. We analyzed offset due to charge injection mismatching and unwanted positive feedback during sampling phase. The last one was only considered in the previous works. Based on the analysis, we proposed a modified dynamic latch with initialization switch. The proposed circuit was simulated using 0.65${\mu}m$ CMOS process parameter with 5v supply. The simulation results showed that the input offset is less than 5mV ant 200MHz sampling frequency and the input offset is improved about 80% compared with previous work in $5k{\Omega}$ input resistance.

키워드

참고문헌

  1. 이호영, 곽명보, 이성훈, '저전압 저전력 비교기 설계 기법', 전자공학회논문지, 제33권 A편, 제5호, pp.940-948쪽, 1996년 5월
  2. 곽명보, 이성훈, 이인환, '저전력 CMOS 비교기의 시스템 응용을 위한 오프셋 전압 최소화 기법', 전자공학회논문지, 제34권 C편, 제12호, pp.982-990쪽, 1997년 12월
  3. 김진국, 장일권, 곽계달, '개선된 Control circuit과 sense amplifier를 갖는 고속동작 Embedded SRAM의 설계', 전자공학회 하계종합 학술대회 논문집, 제21권, 제1호, pp. 538-540쪽, 1998년 6월
  4. Bruccoleri, M. and Cusinato, P., 'Offset reduction technique for use with high speed CMOS comparator', Electronic Letter, vol. 32, no. 13, pp. 1193-1194, June 1996 https://doi.org/10.1049/el:19960775
  5. 이성대, 홍국태, 정강민, '고속.저전력 CMOS 아날로그-디지털 변환기 설계', 한국정보처리학회 논문지, 제2권, 제1호, pp. 66-74쪽, 1995년 1월
  6. McCarrol.B.J, Sodini,C.J and Lee,H.S. 'A high speed CMOS comparator for use in an ADC', IEEE journal of Solid-state circuit, vol. 23, no. 1, pp. 159-165, February 1988 https://doi.org/10.1109/4.273
  7. Yim.G.M, Opt Eynde.F.O and Sansen.W, 'A high-speed CMOS Comparator with 8bit resolution', IEEE Journal of Solid-state Circuit, vol. 27, no. 2, pp. 208-211, February 1992
  8. Razavi. B and Wooley. B. A, 'Design techniques for high-speed, high-resolution comparator', IEEE Journal of Solid-State Ciruits, vol. 27, no. 12, pp.1916-1926, December 1992 https://doi.org/10.1109/4.173122
  9. Cusinato. P, Bruccoleri.M, Caviglia. D. D and Valle. M, 'Analysis of the behavior of a dynamic latch comparator', IEEE Transactions on Circuits and System-I : Fundamental Theory and Applications, vol. 45, no. 3, pp. 294-297, March 1998 https://doi.org/10.1109/81.662703