A Study of the Construction in order to 24/25 I-NRZI Modulator Designs for DVCR

DVCR용 24/25 I-NRZI 변조기의 설계를 위한 구조 고찰

  • Park, Jong-Jin (Dept. of Electronics Eng., Kyunghee Univ.) ;
  • Kook, Il-Ho (Dept. of Electronics Eng., Kyunghee Univ.) ;
  • Kim, Eun-Won (Dept. of Electronics Information & Communication Eng., Daelim College) ;
  • Cho, Won-Kyung (Dept. of Electronics Eng., Kyunghee Univ.)
  • 박종진 (慶熙大學校 電子工學科) ;
  • 국일호 (慶熙大學校 電子工學科) ;
  • 김은원 (大林大學 電子精報通信科) ;
  • 조원경 (慶熙大學校 電子工學科)
  • Published : 2000.03.01

Abstract

This paper considers the consturction of 24/25 I-NRZI (Interleaved - Non Return to Zero Inverse) modulator designs for DVCR (Digital Video Cassette Recorder), and size of validity bit in order to store the amplitude value of square-wave and the standard data ( sine and cosine coefficients) at ROM Table that to acceptable the spectrum standard. The validity bit size of the standard data and the amplitude value of square-wave that to store at ROM Table are affected the size of pilot signal on the output spectrum, and the hardware size of modulator. At the designable 24/25 I-NRZI modulator, we simulated using random pattern (F0,F1,F2) that to verification the output data of the spectrum. Moreover, the resultant of the spectrum analysis, at the optimizing value, is 0.065 on the amplitude value of square-wave, and 3bit on the size of bit in order to store the standared data at ROM Table. In order to verify the hardware of designable 24/25 I-NRZI modulator, we perform to modeling of C-language firstly, and coding to Verilog HDL (Cadence Verilog XL) and synthesized using Synopsys (Library "Samsung KG75") tool as a base of spectrum results. In a foundation of this result, we are considered the size of hardware. In this paper, a considerable 24/25 I-NRZI modulator designable less than 10,000 gates as that is improved consturction as regards the path method of pre-coder etc, and able to application digital camcorders as now practical use.

본 논문은 디지털 VCR에서 기록 부호화기로 사용하고 있는 24/25 I-NRZI 변조기의 설계를 위하여 구조를 고찰하고, 스펙트럼 규격을 만족하는 구형파의 전폭 값과 표준 데이터(Sine 및 Cosine계수)를 ROM 테이블에 저장하기 위한 비트의 크기를 고찰하였다. ROM 테이블에 저장되는 표준 데이터의 유효 비트 크기와 구형 파의 진폭 값은 출력 스펙트럼의 파일럿 신호에 대한 크기와 변조기의 하드웨어 크기에 영향을 준다. 설계될 24/25 I-NRZI 변조기에서 출력되는 데이터의 스펙트럼을 겸증하기 위해 램덤 패턴(F0,F1,F2)을 이용하여 실험하였으며, 스펙트럼 분석 결과, 최적의 값으로 구형파의 진폭 갑은 0.065이고, 표준 데이터를 ROM에 저장하기 위한 비트의 크기는 3비트임을 알 수 있었다. 또한, 설계된 24/25 I-NRZI 변조기의 하드웨어 기능을 검중하기 위해 프펙트럼 결과를 토대로 먼저 C 모델링하고, Verilog HDL(Cadence Verilog XL)로 코딩하였으며, Synopsys(Library "Samsung KG75")툴을 이용하여 합성하고, 이를 근거로 하드웨어의 크기를 고찰하였다. 이 연구에서 고찰한 24/25 I-NRZI 변조기는 프리코더의 Path방법 등에 대한 구조를 개선하면10,000게이트 이하로 설계할 수 있으며, 현재 실용화되고 있는 디지털 캠코더에 응용할 수 있다.

Keywords