Design of 234.7 MHz Mixed Mode Frequency Multiplication & Distribution ASIC for ATM Switching System

ATM 교환기용 234.7 MHz 혼합형 주파수 체배분배 ASIC의 설계

  • 채상훈 (호서대학교 전자공학과 정회원) ;
  • 정희범 (한국전자통신연구원 회로소자연구소 아날로그회로팀 정회원)
  • Published : 1999.10.01

Abstract

An analog / digital mixed mode frequency multiplication and distribution ASIC for switch link or network synchronization of ATM switching system for B-ISDN has designed. This ASIC generates 234-7 MHz system clock and 77.76 MHz, 19.44 MHz user clocks using 46.94 MHz external clock. It also includes digital circuits for checking and selecting between the two external clocks. For effective ASIC design, full custom technique is used in analog PLL circuit and standard cell based technique is used in digital circuit. Resistors and capacitors are specially designed so the chip can be implemented in 0.8$\mu\textrm{m}$ digital CMOS technology.

B-ISDN에 쓰이는 ATM 교환기 스위치 링크 및 망동기용 아날로그 / 디지털 혼합형 주파수 체배 분배 ASIC을 설계하였다. 이 ASIC은 46.94 MHz의 외부 입력 클럭을 이용하여 234.7 MHz의 시스템 클럭 및 77.76 MHz, 19.44 MHz의 가입자 클럭을 발생시키는 역학을 하며, 여러 개의 외부 입력 클럭에 대한 체크 및 선택 기능도 동시에 포함한다. 효율적인 ASIC 구성을 위하여 고속의 클럭 발생을 위한 아날로그 PLL 회로는 전주문 방식을, 외부 입력 클럭 체크 및 선택을 위한 디지털 회로는 표준셀 방식을 사용하여 아날로그 / 디지털 혼합 방식으로 설계하였으며, 0.8 $\mu\textrm{m}$ 디지털 CMOS 공정으로 제작 가능하도록 저항 및 커패시터를 특별한 방법으로 레이아웃 하였다.

Keywords

References

  1. ISSCC 90 v.30 A 30 MHz high-speed analog/digital PLL in 2 um CMOS B. Kim;D. Helman;P. Gray
  2. IEEE JSSC v.sc-22 no.2 Design of PLL-based clock generationcircuits D. Jeong;G.Borriello;D. Hodges;R. Katz
  3. IEEE Communication v.com-28 no.11 Charge-pump phase locked loops F. Gardner
  4. 대한전자공학회 논문지 v.33;B no.8 155.52Mps CMOS 데이터 트랜스미터의 설계 채상훈;김귀동;송원철
  5. 대한전자공학회 논문지 v.32;B no.8 ATM 교환기용 데이터 및 클럭 복원 회로의 설계 채상훈;곽명신
  6. 대한전자공학회 주계학술발표대회 논문집(B) ATM교환기용 234.7 Mbps FMD ASIC의 설계 채상훈;정희범;송원철
  7. 한국통신학회 하계학술발표대회 논문집(Ⅱ) ATM 교환기용 234.7 Mbps 혼합형 ASIC의 제작 채상훈;정희범;송원철