자기 띠 저장 시스템을 위한 혼성 신호 칩

A Mixed-Signal IC for Magnetic Stripe Storage System

  • 임신일 (서경대학교 컴퓨터공학과) ;
  • 최종찬 (전자부품종합기술연구소 주문형반도체설계센터)
  • 발행 : 1998.08.01

초록

자기 띠 저장 시스템에서 데이터를 저장하고 복원할 수 있는 칩을 구현하였다. 구현된 칩은 아날로그 회로와 디지털 회로가 한 칩안에 같이 내장되어 있으며 F/2F 인코딩과 디코딩을 동시에 지원한다. 아날로그 부분은 초단 앰프, 첨두치 검출기, 비교기, 기준전압 생성회로 등으로 구현 되었으며 디지탈 회로 부분은 기준 윈도우 신호 발생부, F/2F 신호 길이를 측정하는 up/down 계수부, 비트 에러 검출부 및 기타 제어(control) 회로 등을 포함한다. 검출되는 신호특성을 파악하여 아날로그 회로부 설계를 최적화 함으로써 기존의 시스템에서 흔히 쓰이는 AGC(automatic gain control) 회로를 제거하였다. 또 일정한 비트의 길이를 초과한 파손 비트 또는 다분할로 파손된 비트 등을 감지한 경우 신속하게 기준 비트를 재 설정함으로서 데이터의 오인식을 없애주는 회로를 제안하였다. 제안된 회로는 $0.8{\mu}m$ CMOS N-well 일반 공정을 이용하여 구현 되었으며 3.3 V에서 부터 7.5 V의 공급 전압 범위에서 동작하도록 설계 되었다. 5 V의 전원 공급시 약 8 mW의 소모 전력을 보여 주고 있으며 칩 면적은 패드를 포함하여 $3.04mm^2(1.6mm{\times}1.9mm)$이다.

An integrated circuit for magnetic stripe storage system is implemented. All the analog and digital circuits are integrated in one chip. The analog block contains preamplifier, peak detecter, comparator and reference generater. And digital block includes reference window signal generater, up/down counter for F/2F signal measurement, bit-error detection logic, and control logic. Both the encoding and decoding functions for F/2F signal processing are provided. An AGC(automatic gain control) circuit which was included in conventional circuits is eliminated due to optimized circuit design. Misreading prevention circuits are also proposed by fixing up new reference bit when broken bits are detected. The prototype chip is implemented using $0.8{\mu}m$ N-well CMOS technology and operates from 3.3 V to 7.5 V of supply voltage. It occupies a die area of $3.04mm^2(1.6mm{\times}1.9mm)$ and dissipates 8 mW with a 5 V supply voltage.

키워드

참고문헌

  1. IEEE J. of Solid-State Cicuits v.31 no.11 A 160-MHz Analog Front-End IC for EPR-IV PRML Magnetic Storage Read Channels Pai, P.K.D.;Brewester, A.D.;Abidi, A.
  2. IEEE J. of Solid-State Cicuits v.29 no.3 A 7 Mbyte/s (65 MHZ), Mixed-Signal, Magnetic Recording Channel DSP Using Partial Response Signalling with Maximum Likelihood Detection Philpott, R.A.;Kertis, R.A.;Richetta, R.A.;Schmerbeck, T.J.;Schulte, D.J.
  3. IEEE J. of Solid-State Cicuits v.27 no.6 A Wide-Band CMOS Storage Amplifier for Magnetic Data Storage Systems Pan, T.W.;Abidi, A.
  4. IEEE J. of Solid-State Cicuits v.27 no.6 A 50-MHz CMOS Variable Gain Amplifier for Magnetic Data Storage Systems Gomez, R.;Abidi, A.
  5. IEEE J. of Solid-State Cicuits v.32 no.2 A Resonant Switching Write Driver Magnetic Recording Reay, R.J.;Klassen, K.B.;Nomura, C.S.
  6. Magneto-Resistive Heads : Fundamentals and Applications Mallinson, J.C.
  7. Smart Cards Zoreda, J.L.;Oton, J.M.
  8. Data sheet for F/2F Decoder IC(M54910P) Mitsubishi사
  9. Data sheet for Magnetic Card Reader IC(STKM2114B) SGS Thomson사
  10. F2F 디코더 및 그 제어 방법 지성전자
  11. IEEE J. of Solid-State Cicuits v.sc-17 no.6 MOS Operational Amplifier Design - A Tutorial Overview Gray, P.R.;Meyer, R.G.
  12. CMOS Analog Circuits Design Allen, P.E.;Holberg, D.R.