Effect of WSi$_2$ Gate Electrode on Thin Oxide Properties in MOS Device

MOS 소자에서 WSi$_2$ 게이트 전극이 Thin Oxide 성질에 미치는 영향

  • Published : 1998.03.01

Abstract

WSi2/CVD-Si/SiO2/Si-substrate의 폴리사이드 구조에서 실리콘 증착 POCl3 확산 그리고 WSi2 증착 유무에 따른 Thin oxide 특성을 연구했다 WSi2 막을 증착하지 않은 CVD-Si/SiO2/Si-substrate 구조에서 CVD-Si을 po-lycrystalline-Si으로 증착한 시편이 amorphous-Si을 증착한 시편보다 산화막 불량이 적다 WSi2 를 증착시킨 WSi2/CVD-Si/SiO2./Si-substrate의 구조에서 CVD-Si의 polycrystalline-Si 혹든 amorphous-Si 의 막 증착에 따른 thin oxide의 불량율 차이는 미미하다 산화막 불량은 CVD-Si에 확산시킨 인(P) 증가 즉 면저항(sheet resistance) 감소로 증가한다. Thin oxide의 절연특성은 WSi2 증착으로 저하된다 WSi2 증착으로 산화막 두께는 증가하나 막 특성은 열등해져 산화막 절연성이 떨어진다.

Keywords

References

  1. IEEE Trans. Electron Devices v.ED-29 T. Shibata;K. heida;M. Monaka
  2. Kor. Inst. Tele. Elect. v.29A no.12 Thin Oxide Degradation by Ti-polycide gate in MOS Device J.S. Park;W.S. Lee;D.J. Jung
  3. IEEE Trans. Electron Devices v.36 no.5 The Effect of Flourine in Silicon Dioxide Gate Dielectrics P.J. Wright;K.C. Saraawat
  4. J. Kor. Ceram. Soc. v.30 no.1 Characteristics of Gate Electrode for WSi2/CVD-Si/SiO₂ P.J. Park(et al.)
  5. Appl. Phys. Lett. v.50 Flourine in Low Pressure Chemical Vapor Deposited W/Si contact Structures Inclusion and Thermal Stability H.J. Whitlow(et al.)
  6. J. Appl. Phys. v.63 no.3 Phosphorus Redistribution in a WSi2/polycrystalline-Silicon Gate Structure during Furnace Annealing J. Torres(et al.)
  7. Inter Reliability Phys. 29th Annul Proc. Two Dimensional Inhomogeneous Structure at Gate-Electrode/Gate Insulator Interface causing Floeler-Nordheim Current Deviation in Nonvolatile Memory M. Ushiyama(et al.)