Characterization of interfacial electrical properties in InSb MIS structure

InSb MIS구조에서의 계면의 전기적 특성 평가

  • Lee, Jae-Gon (School of Electronic and Electrical engineering, Kyungpook National University) ;
  • Choi, Sie-Young (School of Electronic and Electrical engineering, Kyungpook National University)
  • 이재곤 (경북대학교 전자.전기공학과) ;
  • 최시영 (경북대학교 전자.전기공학과)
  • Published : 1996.11.30

Abstract

The interfacial electrical properties of InSb MIS structure with low temperature remote PECVD $SiO_{2}$ have been characterized. The interlace-state density at mid-bandgap of the MIS structure was about $1{\sim}2{\times}10^{11}\;cm^{-2}eV^{-1}$, when the $SiO_{2}$ film was deposited at $105^{\circ}C$. However, large amount of interlace states and trap states were observed in the MIS structure fabricated at temperatures above $105^{\circ}C$. The time constant of $10^{-4}{\sim}10^{-5}\;sec$ of interface states was extracted from G- V measurement. As the deposition temperature increased, the hysteresis of C- V curves were increased due to the high trap density.

저온 remote PECVD $SiO_{2}$막을 이용하여 제조된 InSb MIS구조에서의 계면의 전기적 특성에 대하여 연구하였다. $105^{\circ}C$에서 증착시킨 $SiO_{2}$막을 이용한 MIS구조의 중간 에너지 대역폭에서의 계면상태밀도가 $1{\sim}2{\times}10^{11}\;cm^{-2}eV^{-1}$으로 평가되었다. 그러나, $105^{\circ}C$이상의 고온에서 제조된 MIS소자의 계면에는 다량의 계면준위 및 트랩 준위가 존재하였다. G-V측정으로부터 계산된 계면준위들의 시상수는 $10^{-4}{\sim}10^{-5}\;sec$였으며, 증착온도가 증가할수록 트랩밀도가 증가하여 C-V특성곡선의 이력특성이 증대되었다.

Keywords