POWER MOS FET를 사용한 계단파 PWN 인버터에 관한 연구

A Study on Staircase PWN Inverter Using Power MOS FET

  • 발행 : 1987.12.01

초록

본 연구에서는 의사사인(Sine) 방식을 사용한 간단한 계단파 PWN을 소개하였다. 제어기의 구성은 기본파 성분인 Sine값을 계단 레벨로 분할하고 각각의 값을 디지탈 합성하여 3상 PWN 인버터를 구성하였다. 3상 출력 펄스는 캐리어 주파수를 일정하게하고 기본파만 변화시켜 낮은 주파수에서 고조파 감소 효과를 얻어냈다. 실험으로는 스위칭 주파수가 20[KHz]일때 0.5마력 유도 전동기 구동을 실행하였다.

This paper itltroduces a simple stair-case PWM using the pseudo-sinusoidal method. In a configuration of controller, the value of sine as a fundamental factor divided into stair-case level and the three-phase PWM inverter is composed by digital compound for each value of stair-case level. The three-phase output pulse at a fixed carrier frequency and a variable reference frequency is obtained under the effect of reduced harmonics. In this experiment, using the power FET as the switching device, 0.5 H.P. induction motor operation is performed when the switching frequency is 20KHz.

키워드