A Theoretical Consideration of Complex Processor Using RNS

Residue 수체계에 의한 복소 프로세서의 이론적 고찰

  • Kim, Duck-Hyun (Dept. of Elec. Eng., Dong-Guk Univ.) ;
  • Kim, Jae-Kong (Dept. of Elec. Eng., Dong-Guk Univ.)
  • 김덕현 (동국대학교 공과대학 전자공학과) ;
  • 김재공 (동국대학교 공과대학 전자공학과)
  • Published : 1983.11.01

Abstract

This paper discussed the high speed complex multiplier based on the Residue Number System (RNS) using combinational logic circuits. In addition, the sigil determination and overflow correction problem in residue addition has been studied. The estimated multiplication time of considered processor were about 53.15 ns.

본 논문은 조합논리회로를 사용하여 레지듀 수체계에 의한 고속 복소수 곱셈기의 구성에 대하여 검토하였다. 레지듀 덧셈에서 나타나는 부호 결정과 오버플로우 교정 문제의 다른 방법을 제시하였으며 고려된 곱셈기의 연산 추정시간은 약 53. 15ns이었다.

Keywords