Proceedings of the Korean Institute of Information and Commucation Sciences Conference (한국정보통신학회:학술대회논문집)
- 2017.10a
- /
- Pages.543-545
- /
- 2017
Hardware Design of Efficient SAO for High Performance In-loop filters
고성능 루프내 필터를 위한 효율적인 SAO 하드웨어 설계
- Park, Seungyong (Graduate School of Information and Communication, Hanbat National University) ;
- Ryoo, Kwangki (Graduate School of Information and Communication, Hanbat National University)
- Published : 2017.10.25
Abstract
This paper describes the SAO hardware architecture design for high performance in-loop filters. SAO is an inner module of in-loop filter, which compensates for information loss caused by block-based image compression and quantization. However, HEVC's SAO requires a high computation time because it performs pixel-unit operations. Therefore, the SAO hardware architecture proposed in this paper is based on a
본 논문에서는 고성능 루프내 필터를 위한 SAO 하드웨어 구조 설계에 대해 기술한다. SAO는 루프내 필터 내부 모듈이며, 블록 단위 영상 압축 및 양자화 등에서 발생하는 정보의 손실을 보상하는 기술이다. 하지만, HEVC의 SAO는 픽셀 단위 연산을 수행하기 때문에 높은 연산 시간을 요구한다. 따라서 본 논문에서 제안하는 SAO 하드웨어 구조는 고속연산을 위해