Improved Phase-Locked Loop Algorithm based on Optimized FFT under Distorted and Unbalanced Grid Voltage

계통 전압의 고조파 왜곡 및 3상 불평형 조건에서 최적 FFT를 이용한 향상된 위상 검출 기법

  • Kim, Hyun-Sou (Seoul National University of Science and Technology) ;
  • Kim, Kyeong-Hwa (Seoul National University of Science and Technology)
  • Published : 2014.07.01

Abstract

계통에 분산전원을 연계하여 운용하는 경우 인버터는 일반적으로 계통 전압의 위상 정보를 필요로 한다. 그러나 계통 전압의 불평형 또는 왜곡 조건은 계통 위상각 검출에 영향을 주어 정확성을 감소시킨다. 본 논문에서는 계통전압이 왜곡되거나 불평형 상태에서도 위상각 정보를 정확하고 신속하게 검출하기 위해 고속 푸리에 변환을 이용한 새로운 PLL (Phase-Locked Loop) 기법을 제안한다. 제안된 기법은 샘플링 속도와 변환할 시간 범위를 최적화하여 최소한의 연산으로 계통 전압의 위상을 계산한다. 제안된 기법의 타당성이 시뮬레이션을 통해 입증된다.

Keywords