DOI QR코드

DOI QR Code

H.264 on-chip encoder를 위한 programmable processor 성능 향상

Performance Improvement of the programmable processor designed for H.264 on-chip encoder

  • 이진용 (서울대학교 공과대학 전기컴퓨터 공학부) ;
  • 김경원 (서울대학교 공과대학 전기컴퓨터 공학부) ;
  • 허인구 (서울대학교 공과대학 전기컴퓨터 공학부) ;
  • 박상현 (서울대학교 공과대학 전기컴퓨터 공학부) ;
  • 김용주 (서울대학교 공과대학 전기컴퓨터 공학부) ;
  • 백윤흥 (서울대학교 공과대학 전기컴퓨터 공학부)
  • Lee, Jinyong (School of Electrical Engineering, Seoul National University) ;
  • Kim, Kyungwon (School of Electrical Engineering, Seoul National University) ;
  • Heo, Ingoo (School of Electrical Engineering, Seoul National University) ;
  • Park, Sanghyun (School of Electrical Engineering, Seoul National University) ;
  • Kim, Yongjoo (School of Electrical Engineering, Seoul National University) ;
  • Paek, Yunheung (School of Electrical Engineering, Seoul National University)
  • 발행 : 2009.11.13

초록

H.264 부호기의 on-chip 상의 구현방법으로는 성능에 중점을 둔 ASIC (application specific integrated circuit) 기반의 접근 방식과 ASIC 보다 성능은 떨어지나 일반성과 유연성에 중점을 둔 ASIP (application specific instruction set architecture) 기반의 설계 방식이 연구되어 왔다. 우리는 영상 압축 응용 범위 내에서는 일반성 및 유연성을 잃지 않으면서도 기존에 문제시 되던 ASIP의 성능은 대폭 개선할 수 있는 ISA와 micro architecture를 제안하고 구현한 바 있다. 본 논문의 핵심적인 기여는 이 ASIP의 추가적인 성능 개선이다.

키워드