$50\%$ 펄스폭 변환 회로

A $50\%$ pulse width conversion circuit

  • Kim Min Ah (Div. of Electronic, computer and Telecommunication Eng., Pukyoung National University) ;
  • Choi Young-Shig (Div. of Electronic, computer and Telecommunication Eng., Pukyoung National University) ;
  • Kwon Tae Ha (Div. of Electronic, computer and Telecommunication Eng., Pukyoung National University) ;
  • Choi Hyek Hwan (Div. of Electronic, computer and Telecommunication Eng., Pukyoung National University)
  • 발행 : 2004.06.01

초록

본 논문에서는 클록의 duty ratio가 변하였을 때, 그 클록의 duty ratio를 $50\%$의 duty ratio로 만들어 주는 Pulse Width Control Loop Circuit을 설계하였다. 기존의 논문에서는 duty ratio를 변화시키기 위해 각 duty ratio 마다 알맞은 제어 전압을 공급해하는 문제점이 있었다. 본 논문은 제어 전압이 변하지 않고 일정한 전압으로도 duty ratio를 변화시킬 수 있게 하여, 제어 전압 변화에 대한 문제점을 해결하였다. 설계, 시뮬레이션 결과 기존의 논문보다 간단해진 회로 구성으로 더욱 높은 주파수에서 동작하였다. 그리고 settling 시간도 기존의 논문의 l00ns 이상에서 5ns로 줄어듦을 확인할 수 있었다. 본 논문은 3.3V의 공급 전압에서 $0.35{\mu}m$ CMOS공정을 이용하여 설계하였고 동작 주파수는 500MHz-2GHz였고, settling 시간은 10n이하였다.

키워드