An efficient method for Turbo Decoder design using Block Combining

블록 통합을 사용한 효율적 터보 디코더 설계

  • 서종현 (한양대학교 전자통신전파공학과 CAD 및 통신회로 연구실) ;
  • 윤상훈 (한양대학교 전자통신전파공학과 CAD 및 통신회로 연구실) ;
  • 정정화 (한양대학교 전자통신전파공학과 CAD 및 통신회로 연구실)
  • Published : 2003.07.01

Abstract

본 논문에서는 터보 디코더에 사용되는 MAP 알고리즘의 저전력 구조를 제안한다. 터보 디코더 알고리즘 중 하나인 MAP 알고리즘은 많은 메모리 사이즈와 복잡한 연산량을 가진다. 본 논문에서는 메모리 사이즈를 줄이기 위하여 두 번의 상태 천이(branch metric) 과정을 하나로 통합 계산하는 방식을 제안하였다. 제안된 방식으로 구한 상태 천이 값을 이용해서 FSM(Forward State Metric)값을 구하면 BM(branch metric)값이 다음 상태의 FSM에 포함되어지므로 APP(A Posteriori Probability)를 계산할 때 BM부분이 빠져 LLR(Log Likelihood Ratio)의 연산량을 줄일 수 있다. 실험결과 기존의 MAP 알고리즘과 동일 성능을 가지면서 MAP 알고리즘을 개선한 Pietrobon 알고리즘을 log-MAP 알고리즘에 적용하여 LLR 연산량을 비교했을 때 덧셈 연산을 반으로 줄일 수 있음을 확인하였다.

Keywords