A Study of I-V characteristics for elevated source/drain structure MOSFET use of silicon selective epitaxial growth

Silicon Selective Epitaxial Growth를 이용한 Elevated Source/Drain의 높이가 MOSFET의 전류-전압 특성에 미치는 영향 연구

  • Lee, Ki-Am (Department of Electrical Engineering, Korea University) ;
  • Kim, Young-Shin (Department of Electrical Engineering, Korea University) ;
  • Pak, Jung-Ho (Department of Electrical Engineering, Korea University)
  • 이기암 (고려대학교 전기공학과) ;
  • 김영신 (고려대학교 전기공학과) ;
  • 박정호 (고려대학교 전기공학과)
  • Published : 2001.07.18

Abstract

0.2${\mu}m$ 이하의 최소 선폭을 가지는 소자를 구현할 때 drain induced barrier lowering (DIBL)이나 hot electron effect와 같은 short channel effect (SCE)가 나타나며 이로 인하여 소자의 신뢰성이 악화되기도 한다. 이를 개선하기 위한 방법 중 하나가 silicon selective epitaxial growth (SEG)를 이용한 elevated source/drain (ESD) 구조이다. 본 연 구에서는 silicon selective epitaxial growth를 이용하여 elevated source/drain 구조를 갖는 MOSFET 소자와 일반적인 MOSFET 구조를 갖는 소자와의 차이를 elevated source/drain의 높이 변화에 따른 전류 전압 특성을 이용하여 비교, 분석하였으며 그 결과 elevated source/drain 구조가 short channel effect를 감소시킴을 확인할 수 있었다.

Keywords