• 제목/요약/키워드: standby unit

검색결과 43건 처리시간 0.014초

PLC 오류를 포용하는 이중화 시스템에 관한 연구 (A Study on Dual System for Fault Tolerance of PLC)

  • 고재홍
    • 한국전자통신학회논문지
    • /
    • 제6권3호
    • /
    • pp.397-404
    • /
    • 2011
  • 본 연구에서는 PLC의 결함을 수용할 수 있는 시스템을 구현하기 위한 방법을 제안하고 실제적인 그 타당성을 찾아보고자 한다. 결함허용 제어시스템은 중단 없이 수리 및 점검을 가능하게 하여 생산손실을 최소화하고 전체 시스템에 대하여 신뢰도를 향상시키게 된다. 이러한 결함허용 시스템을 구현하기 위해서 시스템의 이중화를 제안하게 되는 것이다. 따라서 이러한 시스템을 제안하고, 결함허용 제어시스템의 시뮬레이션 및 실제 소성로(kiln)에 적용 실험을 통하여 확인하고, 아울러 PLC 제어시스템의 신뢰도를 향상시키기 위하여 고장(failure)의 예측 및 결함특성 그리고 시스템 구성에 따른 결함간의 평균 시간을 비교하여 각종 모듈의 이중화로 결함이나 고장을 허용할 수 있는 제어시스템을 구성하였다. 제안한 시스템에서 노드의 표현방법 및 시스템 모드와 운전 모드와의 관계, 에러발견 모드와 이중화 모드의 전환관계, 그리고 PLC의 중앙처리장치를 하나가 아닌 2개를 가진 2채널 방식의 마스터-스탠바이 전환운전 및 연속운전에 관한 알고리즘을 연구하고 이 알고리즘으로 결함허용에 대한 연속운전 방법 및 결과를 도출하였으며 이 결과를 실제 소성로 제어시스템에 적용하여 PLC 결함허용에 대한 연속운전을 확인하였다.

Dynamic Load Profile 조건의 전원 장치에 있어서 계통 Peak Power 제한/보상 전력 회로 (Grid Peak Power Limiting / Compensation Power Circuit for Power Unit under Dynamic Load Profile Conditions)

  • 정희성;박도일;이용휘;이창현;노정욱
    • 전력전자학회논문지
    • /
    • 제27권5호
    • /
    • pp.376-383
    • /
    • 2022
  • The improved performance of computer parts, such as graphic card, CPU, and main board, has led to the need for power supplies with a high power output. The dynamic load profile rapidly changes the usage of power consumption depending on load operations, such as PC power and air conditioner. Under dynamic load profile conditions, power consumption can be classified into maximum, normal, and standby power. Several problems arise in the case of maximum power. Peak power is generated at the system power source in the maximum-power situation. Frequent generation of peak power can cause high-frequency problems and reduce the life of high-pressure parts (especially high-pressure capacitors). For example, when a plurality of PCs are used, system overload occurs due to peak power generation and causes problems, such as power failure and increase in electricity bills due to exceeded contract power. To solve this problem, a system peak power limit/compensation power circuit is proposed for a power supply under dynamic load profile conditions. The proposed circuit detects the system current to determine the power situation of the load. When the system current is higher than the set level, the circuit recognizes that the system current generates peak power and compensates for the load power through a converter using a super capacitor as the power source. Thus, the peak power of loads with a dynamic load profile is limited and compensated for, and problems, such as high-frequency issues, are solved. In addition, the life of high-pressure parts is increased.

저전력을 위한 버퍼 캐쉬 관리 기법 (Buffer Cache Management for Low Power Consumption)

  • 이민;서의성;이준원
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제35권6호
    • /
    • pp.293-303
    • /
    • 2008
  • 컴퓨팅 환경이 무선과 휴대용 시스템으로 변화하면서, 전력효율이 점점 중요해지고 있다. 특히 내장형 시스템일 경우에 더욱 그러한데 이중 메모리에서 소모되는 전력이 전체 전력소모의 두 번째 큰 요소가 되고 있다. 메모리 시스템에서의 전력소모를 줄이기 위해서 SDRAM의 저전력 모드를 활용할 수 있다. RDRAM의 경우 냅모드(nap mode)는 액티브 모드(active mode)의 5%이하의 전력만을 소모한다. 하지만 하드웨어 컨트롤러는 운영체제가 협조하지 않으면 이 기능을 효율적으로 활용하지 못한다. 이 논문에서는 SDRAM의 액티브 유닛(active unit)의 수를 최소화하는 방법에 초점을 맞춘다. 운영체제는 참조되지 않는 메모리를 저전력 모드에 놓음으로써 최소한의 유닛들만을 액티브 모드에 놓은 상태로 프로그램이 수행될 수 있도록 피지컬(physical) 페이지들을 할당한다. 이것은 PAVM(Power Aware Virtual Memory) 연구의 일반화된 시스템 전반에 대한 연구라고 할 수 있다. 우리는 모든 피지컬 메모리를 고려하고 있으며, 특히 평균적으로 전체 메모리의 절반을 사용하는 버퍼 캐시를 고려하고 있다. 버퍼 캐시의 용량과 그 중요성 때문에 PAVM 방식은 버퍼 캐시를 고려하지 않고는 완전한 해법이 되지 못한다. 이 논문에서 우리는 메모리의 사용처를 분석하고 저전력 페이지 할당 정책을 제안한다. 특히 프로세스의 주소공간에 매핑(mapping)된 페이지들과 버퍼 캐시가 고려된다. 이 두 종류의 페이지들간의 상호작용과 그 관계를 분석하고 저전력을 위해 이러한 관계를 이용한다.