• 제목/요약/키워드: solar-cell array

검색결과 122건 처리시간 0.019초

점화 명령에 동조된 인공위성 파이로테크닉 회로 설계 (A Design of Fire-Command Synchronous Satellite Pyrotechnic Circuit)

  • 구자춘;나성웅
    • 한국산업정보학회논문지
    • /
    • 제18권5호
    • /
    • pp.81-92
    • /
    • 2013
  • 인공위성은 태양전지판 전개, 통신 안테나 전개, 관측 장비에 대한 오염방지 덮개, 추진계의 파이로테크닉 밸브 및 리튬-이온 셀 모듈 바이패스 장치 등 다수의 분리장치들을 포함하고 있다. 파이로테크닉 회로로 동작되는 분리장치의 기폭제들은 단발성으로 동작되기 때문에 기폭제 구동은 성공적 임무 수행을 위해 필수 요소이다. 파이로테크닉 회로는 안전을 위한 스위칭 네트워크를 포함해야 한다. 일반적인 스위칭 네트워크는 기폭제 점화 동안 스위칭 과도상태 전류를 취급하기 위해 높은 정격 전류 용량의 점화 스위치로 구성되는 단점이 존재한다. 파이로테크닉 회로는 기폭제가 메인버스에서 점화되면 버스에서 요구되는 첨두 전력을 감소시킬 수 있는 전력 조절 기능을 필요로 한다. 본 논문은 기폭제 점화 동안 스위칭 과도상태 전류를 취급하기 위해 높은 정격 전류 용량의 점화 스위치로 구성되는 단점을 극복하기 위해 점화 스위치를 작동시키기 위한 점화 명령에 동조된 파이로테크닉 회로를 설계한다. 파이로테크닉 회로는 점화스위치들이 점화 전류를 전달만 하고 스위칭을 하지 않는 것을 보증하기 위해 점화 명령에 동조되어 전류 제한된 윈도우 펄스 점화 전류를 제공한다. 전류 제한된 윈도우 펄스 점화 전류는 스위칭 네트워크에서 낮은 정격 전류 용량과 가벼운 무게의 스위치 사용을 가능하게 한다. 파이로테크닉 회로의 전류 제한 기능은 기폭제에 공급하는 전압을 감소시키고 첨두 버스 전력을 감소시키는 전력 조절 효과를 제공한다. 정지궤도위성 개발에 적용하기 위해 파이로테크닉 회로는 개발 모델에서 시험하여 기능을 검증하였다.

Glass/Al/$SiO_2$/a-Si 구조에서 마이크론 크기의 구멍을 통한 금속유도 실리콘 결정화 특성 (Characteristics of metal-induced crystallization (MIC) through a micron-sized hole in a glass/Al/$SiO_2$/a-Si structure)

  • 오광환;정혜정;지은옥;김지찬;부성재
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 한국신재생에너지학회 2010년도 춘계학술대회 초록집
    • /
    • pp.59.1-59.1
    • /
    • 2010
  • Aluminum-induced crystallization (AIC) of amorphous silicon (a-Si) is studied with the structure of a glass/Al/$SiO_2$/a-Si, in which the $SiO_2$ layer has micron-sized laser holes in the stack. An oxide layer between aluminum and a-Si thin films plays a significant role in the metal-induced crystallization (MIC) process determining the properties such as grain size and preferential orientation. In our case, the crystallization of a-Si is carried out only through the key hole because the $SiO_2$ layer is substantially thick enough to prevent a-Si from contacting aluminum. The crystal growth is successfully realized toward the only vertical direction, resulting a crystalline silicon grain with a size of $3{\sim}4{\mu}m$ under the hole. Lateral growth seems to be not occurred. For the AIC experiment, the glass/Al/$SiO_2$/a-Si stacks were prepared where an Al layer was deposited on glass substrate by DC sputter, $SiO_2$ and a-Si films by PECVD method, respectively. Prior to the a-Si deposition, a $30{\times}30$ micron-sized hole array with a diameter of $1{\sim}2{\mu}m$ was fabricated utilizing the femtosecond laser pulses to induce the AIC process through the key holes and the prepared workpieces were annealed in a thermal chamber for 2 hours. After heat treatment, the surface morphology, grain size, and crystal orientation of the polycrystalline silicon (pc-Si) film were evaluated by scanning electron microscope, transmission electron microscope, and energy dispersive spectrometer. In conclusion, we observed that the vertical crystal growth was occurred in the case of the crystallization of a-Si with aluminum by the MIC process in a small area. The pc-Si grain grew under the key hole up to a size of $3{\sim}4{\mu}m$ with the workpiece.

  • PDF