• 제목/요약/키워드: phase way antenna

검색결과 24건 처리시간 0.019초

Apodized 시계열을 사용한 TMA의 성능 향상에 대한 분석 (Analysis for Performance Enhancement of TMA using Apodized Time Sequence)

  • 호광춘
    • 한국인터넷방송통신학회논문지
    • /
    • 제18권4호
    • /
    • pp.105-109
    • /
    • 2018
  • 본 논문에서는 시간 조절 배열(time-modulated array: TMA)의 성능향성에 대하여 논의하였다. 제안한 시간 조절 배열은 전형적인 배열의 topology를 기반으로 하지만, side-band suppression을 갖는 beamforming 기능을 성취하기 위하여 위상 shifter 대신 apodized 이산 시간 스위치를 사용하였다. 16-소자 선형 배열의 apodised 시계열에 기초한 beamforming 시스템의 성능을 분석하기 위하여 수치해석을 수행하였다. 수치해석 결과 제안한 기법은 전형적인 기법들과 비교하여 낮거나 매우 낮은 수준의 side-lobe level (SLL)을 갖는 빔 패턴을 생성하며, 보다 유연하고 정확한 방법을 제공하는 것으로 나타났다.

측면 연마된 광섬유 브래그 격자를 이용한 연속적인 광학적 RF 실시간 지연 (Continuous Photonic RF True-time Delay Using a Side-polished Fiber Bragg Grating with Heating Electrode)

  • 채호동;김도환;김형준;이상신;김효겸;이규호;김광택
    • 한국광학회지
    • /
    • 제15권6호
    • /
    • pp.591-596
    • /
    • 2004
  • 본 논문에서는 히팅용 전극이 코팅된 측면 연마된 광섬유 브래그 격자를 이용한 광학적 RF 실시간 지연을 제안하고 제작하였다. 이 소자는 기계적인 움직임이나 진동 없이 전압에 의하여 연속적으로 정밀하게 시간 지연값을 제어할 수 있는 특징을 갖는다. 전극에 인가되는 전압에 의해 유발되는 열광학효과를 통하여 광섬유 격자로부터 반사되는 광신호의 반사 위치를 변화시킴으로써 광신호에 변조용 신호로 실려서 전달되는 RF 신호의 시간 지연을 조절할 수 있다. 측정된 최대 시간 지연은 소비 전력이 280 mW일 때 약100 ps이다.

유도성 포스트를 활용한 X-Band 6-Way 도파관 전력 분배기 (X-Band 6-Way Waveguide Power Divider Using Inductive Post)

  • 김동현;오순수;민경식;강석엽
    • 한국전자파학회논문지
    • /
    • 제21권4호
    • /
    • pp.417-426
    • /
    • 2010
  • 본 논문에서는 근접 거리에서 평면파를 생성할 수 있는 도파관 배열 안테나의 급전부로 활용이 가능한 6-way 전력 분배기에 대하여 기술하고 있다. 원형으로 배치된 방사 소자를 급전하기 위하여 분배기의 중앙에 SMA 커넥터의 입력 단자가 존재하고, 분배기를 둘러싼 원형의 주변에 도파관 형태의 출력 단자가 존재한다. 본 논문은 분배기의 반사 손실을 낮추기 위하여 유도성 포스트를 활용하는 방법을 제안한다. 급전 핀의 높이, 유도성 포스트의 지름, 급전 핀과 유도성 포스트간의 간격에 대한 파라미터 분석을 수행하여 최적의 분배기를 설계하였다. 모의실험과 실제 측정을 수행한 결과, 약 -40 dB의 낮은 반사 손실을 가진다. 6개의 출력 단자의 계산 및 측정된 투과량은 각각 -7.78 dB와 -8.06 dB로써, 동진폭 및 동위상의 전력 분배가 이루어짐을 확인하였다. 본 논문에서 제안한 분배기는 다수 개의 출력 단자를 갖는 분배기로 손쉽게 확장이 가능하므로 다양한 형태의 배열 안테나의 급전 구조로 활용될 수 있다.

GNSS Software Receivers: Sampling and jitter considerations for multiple signals

  • Amin, Bilal;Dempster, Andrew G.
    • 한국항해항만학회:학술대회논문집
    • /
    • 한국항해항만학회 2006년도 International Symposium on GPS/GNSS Vol.2
    • /
    • pp.385-390
    • /
    • 2006
  • This paper examines the sampling and jitter specifications and considerations for Global Navigation Satellite Systems (GNSS) software receivers. Software radio (SWR) technologies are being used in the implementation of communication receivers in general and GNSS receivers in particular. With the advent of new GPS signals, and a range of new Galileo and GLONASS signals soon becoming available, GNSS is an application where SWR and software-defined radio (SDR) are likely to have an impact. The sampling process is critical for SWR receivers, where it occurs as close to the antenna as possible. One way to achieve this is by BandPass Sampling (BPS), which is an undersampling technique that exploits aliasing to perform downconversion. BPS enables removal of the IF stage in the radio receiver. The sampling frequency is a very important factor since it influences both receiver performance and implementation efficiency. However, the design of BPS can result in degradation of Signal-to-Noise Ratio (SNR) due to the out-of-band noise being aliased. Important to the specification of both the ADC and its clocking Phase- Locked Loop (PLL) is jitter. Contributing to the system jitter are the aperture jitter of the sample-and-hold switch at the input of ADC and the sampling-clock jitter. Aperture jitter effects have usually been modeled as additive noise, based on a sinusoidal input signal, and limits the achievable Signal-to-Noise Ratio (SNR). Jitter in the sampled signal has several sources: phase noise in the Voltage-Controlled Oscillator (VCO) within the sampling PLL, jitter introduced by variations in the period of the frequency divider used in the sampling PLL and cross-talk from the lock line running parallel to signal lines. Jitter in the sampling process directly acts to degrade the noise floor and selectivity of receiver. Choosing an appropriate VCO for a SWR system is not as simple as finding one with right oscillator frequency. Similarly, it is important to specify the right jitter performance for the ADC. In this paper, the allowable sampling frequencies are calculated and analyzed for the multiple frequency BPS software radio GNSS receivers. The SNR degradation due to jitter in a BPSK system is calculated and required jitter standard deviation allowable for each GNSS band of interest is evaluated. Furthermore, in this paper we have investigated the sources of jitter and a basic jitter budget is calculated that could assist in the design of multiple frequency SWR GNSS receivers. We examine different ADCs and PLLs available in the market and compare known performance with the calculated budget. The results obtained are therefore directly applicable to SWR GNSS receiver design.

  • PDF