• Title/Summary/Keyword: ZrO2 thin film

Search Result 217, Processing Time 0.029 seconds

저온 공정 온도에서 $Al_2O_3$ 게이트 절연물질을 사용한 InGaZnO thin film transistors

  • 우창호;안철현;김영이;조형균
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2010.06a
    • /
    • pp.11-11
    • /
    • 2010
  • Thin-film-transistors (TFTs) that can be deposited at low temperature have recently attracted lots of applications such as sensors, solar cell and displays, because of the great flexible electronics and transparent. Transparent and flexible transistors are being required that high mobility and large-area uniformity at low temperature [1]. But, unfortunately most of TFT structures are used to be $SiO_2$ as gate dielectric layer. The $SiO_2$ has disadvantaged that it is required to high driving voltage to achieve the same operating efficiency compared with other high-k materials and its thickness is thicker than high-k materials [2]. To solve this problem, we find lots of high-k materials as $HfO_2$, $ZrO_2$, $SiN_x$, $TiO_2$, $Al_2O_3$. Among the High-k materials, $Al_2O_3$ is one of the outstanding materials due to its properties are high dielectric constant ( ~9 ), relatively low leakage current, wide bandgap ( 8.7 eV ) and good device stability. For the realization of flexible displays, all processes should be performed at very low temperatures, but low temperature $Al_2O_3$ grown by sputtering showed deteriorated electrical performance. Further decrease in growth temperature induces a high density of charge traps in the gate oxide/channel. This study investigated the effect of growth temperatures of ALD grown $Al_2O_3$ layers on the TFT device performance. The ALD deposition showed high conformal and defect-free dielectric layers at low temperature compared with other deposition equipments [2]. After ITO was wet-chemically etched with HCl : $HNO_3$ = 3:1, $Al_2O_3$ layer was deposited by ALD at various growth temperatures or lift-off process. Amorphous InGaZnO channel layers were deposited by rf magnetron sputtering at a working pressure of 3 mTorr and $O_2$/Ar (1/29 sccm). The electrodes were formed with electron-beam evaporated Ti (30 nm) and Au (70 nm) bilayer. The TFT devices were heat-treated in a furnace at $300^{\circ}C$ and nitrogen atmosphere for 1 hour by rapid thermal treatment. The electrical properties of the oxide TFTs were measured using semiconductor parameter analyzer (4145B), and LCR meter.

  • PDF

The electrical properties of crystallized PZT thin films by Pt thin film heater (Pt 박막히터에 의해 결정화시킨 PZT 박막의 전기적 특성)

  • 송남규;김병동;박정호;윤종인;정인영;주승기
    • Proceedings of the Materials Research Society of Korea Conference
    • /
    • 2003.11a
    • /
    • pp.125-125
    • /
    • 2003
  • PZT(Pb(Zr,Ti)O3)는 우수한 강유전 특성을 가지기 때문에 FRAM (Ferroelectric Random Access Memory) 소자에 응용하기 위해 많은 연구가 진행되고 있다. 스퍼터에 의해 증착된 PZT는 처음에 pyrochlore상으로 존재하다가 후 열처리를 통해 이력 특성을 나타내는 perovskite상으로 천이된다. 일반적인 furnace열처리 방법은 고온에서의 장시간 열처리가 요구되고 Pb-loss현상이나 TiO2와 같은 이차상의 생성 그리고 하부 Pt전극의 roughness증가 및 crack과 같은 문제점이 있다. 최근 들어 후 열처리를 RTA로 이용하는 연구가 진행되고 있는데 이는 열처리 시간이 짧기 때문에 위와 같은 문제점을 개선할 수 있었다. 하지만 RTA방법 또한 어느 정도의 thermal budget이 존재하고 추가적 장비가 필요하며 기판의 전체적 가열공정이므로 다른 CMOS공정과 compatibility가 떨어진다. 따라서 본 실험에서는 위와 같은 문제를 해결하고자 노력을 집중하였고 이를 위한 새로운 열처리 방법을 개발하였다. 즉 Pt 하부전극에 전압(전류)을 인가하여 순간적으로 고온으로 결정화시키는 새로운 공정을 모색하였는데 이와 같은 방법은 열처리를 위한 추가적인 장비가 필요없고 국부적으로 순간적인 가열이기 때문에 glass기판에도 적합하며 RTA보다 승온시간 및 열처리 시간이 짧기 때문에 thermal budget도 줄일 수 있었다.

  • PDF

The electrical properties of PLZT thin films on ITO coated glass with various post-annealing temperature (ITO 기판에 제작된 PLZT 박막의 후열처리 온도에 따른 전기적 특성평가)

  • Cha, Won-Hyo;Youn, Ji-Eon;Hwang, Dong-Hyun;Lee, Chul-Su;Lee, In-Seok;Sona, Young-Guk
    • Journal of the Korean Vacuum Society
    • /
    • v.17 no.1
    • /
    • pp.28-33
    • /
    • 2008
  • Lanthanum modified lead zirconate titanate ($Pb_{1.1}La_{0.08}Zr_{0.65}Ti_{0.35}O_3$) thin films were fabricated on indium doped tin oxide (ITO)-coated glass substrate by R.F magnetron sputtering method. The thin films were deposited at $500^{\circ}C$ and post-annealed with various temperature ($550-750^{\circ}C$) by rapid thermal annealing technique. The structure and morphology of the films were characterized with X-ray diffraction (XRD) and atomic force microscopy (AFM) respectively. The hysteresis loops and fatigue properties of thin films were measured by precision material analyzer. As the annealing temperature was increased, the remnant polarization value was increased from $10.6{\mu}C/cm^2$ to $31.4{\mu}C/cm^2$, and coercive field was reduced from 79.9 kV/cm to 60.9 kV/cm. As a result of polarization endurance analysis, the remnant polarization of PLZT thin films annealed at $700^{\circ}C$ was decreased 15% after $10^9$ switching cycles using 1MHz square wave form at ${\pm}5V$.

Improvement of the Characteristics of PZT Thin Films deposited on LTCC Substrates (LTCC 기판상에 증착한 PZT 박막의 특성 향상에 관한 연구)

  • Hwang, Hyun-Suk;Kang, Hyun-Il
    • The Journal of the Institute of Internet, Broadcasting and Communication
    • /
    • v.12 no.1
    • /
    • pp.245-248
    • /
    • 2012
  • In this paper, the optimized growing conditions of PZT thin films on low temperature co-fired ceramics (LTCC) substrates are studied. The LTCC technology is an emerging one in the fields of mesoscale (from 10 um to several hundred um) sensor and actuator against silicon based technology due to low cost, high yield, easy manufacturing of 3 dimensional structure, etc. The LTCC substrates with thickness of 400 um are fabricated by laminating 100 um green sheets using commercial power (NEG, MLS 22C). The Pt/Ti bottom electrodes are deposited on the LTCC substrates, then the growing conditions of PZT thin films using rf magnetron sputtering method are studied. The growing conditions are tested under various rf power and gas ratio of oxygen to argon. And the crystallization and ingredient of PZT films are analyzed by X-ray diffraction method (XRD) and energy dispersive spectroscopy (EDS). The optimized growing conditions of PZT thin films are rf power of 125W, Ar/O2 gas ratio of 15:5.

용액 방법을 사용한 TIZO 박막 트랜지스터 제작 및 전기적 특성 조사

  • Seo, Ga;Jeong, Ho-Yong;Lee, Se-Han;Kim, Tae-Hwan
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2012.02a
    • /
    • pp.400-400
    • /
    • 2012
  • 산화물 반도체는 넓은 에너지갭을 가지고 높은 이동성과 높은 투명성을 가지기 때문에 초고 속 박막 트랜지스터(Thin film transistor; TFT)에 많이 응용되고 있다. 그러나 ZnO 및 $In_2O_3$ 산화물 반도체를 박막트랜지스터에 사용할 경우 소자가 불안정하여 전기적 성질이 저하되고 문턱전압의 이동이 일어난다. TFT에 사용되는 산화물 반도체로는 GaInZnO, ZrInZnO, HfInZnO 및 GaSnZnO의 전기적 특성에 관한 연구가 많이 되었다. 그러나 titanium-indium-zinc-oxide (TIZO) TFT에 대한 연구는 비교적 적게 수행 되었다. 본 연구에서는 TFTs의 안정성을 향상하기 위하여 TFT의 채널로 사용되는 TiInZnO를 형성하는데 간단한 제조 공정과 낮은 비용의 용액 증착방법을 사용하였다. 졸-겔 전해액은 Titanium (IV) isopropoxide $[Ti(OCH(CH_3)_2)_4]$, 0.1 M Zinc acetate dihydrate $[Zn(CH_3COO)_2{\cdot}2H_2O]$ 그리고 indium nitrate hydrate $[In(NO_3)_3{\cdot}xH_2O]$을 2-methoxyethanol의 용액에 합성하였다. $70^{\circ}C$에서 한 시간 동안 혼합 하였다. Ti의 몰 비율은 10%, 20% 및 40% 로 각각 달리하여 제작하였다. $SiO_2$층 위에 2,500 rpm 속도로 25초 동안 스핀 코팅하여 TFT를 제작하였다. TIZO 박막에 대한 X-선 광전자 스펙트럼 관측 결과는 Ti 몰 비율이 증가함에 따라 Ti 2p1/2피크의 세기가 증가함을 보여주었다. TiZO 박막에 Ti 원자를 첨가하면 $O^{2-}$ 이온이 감소하기 때문에 전하의 농도가 변화하였다. 전하 농도의 변화는 TiZO 채널을 사용하여 제작한 TFT의 문턱전압을 양 방향으로 이동 하였으며 off-전류를 감소하였다. TiZO 채널을 사용하여 제작한 TFT의 드레인 전류-게이트 전압 특성은 on/off비율이 $0.21{\times}107$ 만큼 크며 이것은 TFT 소자로서 우수한 성능을 보여주고 있다.

  • PDF

Properties of Dy-doped $La_2O_3$ buffer layer for Fe-FETs with Metal/Ferroelectric/Insulator/Si structure

  • Im, Jong-Hyun;Kim, Kwi-Jung;Jeong, Shin-Woo;Jung, Jong-Ill;Han, Hui-Seong;Jeon, Ho-Seung;Park, Byung-Eun
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2009.06a
    • /
    • pp.140-140
    • /
    • 2009
  • The Metal-ferroelectric-semiconductor (MFS) structure has superior advantages such as high density integration and non-destructive read-out operation. However, to obtain the desired electrical characteristics of an MFS structure is difficult because of interfacial reactions between ferroelectric thin film and Si substrate. As an alternative solution, the MFS structure with buffer insulating layer, i.e. metal-ferroelectric-insulator-semiconductor (MFIS), has been proposed to improve the interfacial properties. Insulators investigated as a buffer insulator in a MFIS structure, include $Ta_2O_5$, $HfO_2$, and $ZrO_2$ which are mainly high-k dielectrics. In this study, we prepared the Dy-doped $La_2O_3$ solution buffer layer as an insulator. To form a Dy-doped $La_2O_3$ buffer layer, the solution was spin-coated on p-type Si(100) wafer. The coated Dy-doped $La_2O_3$ films were annealed at various temperatures by rapid thermal annealing (RTA). To evaluate electrical properties, Au electrodes were thermally evaporated onto the surface of the samples. Finally, we observed the surface morphology and crystallization quality of the Dy-doped $La_2O_3$ on Si using atomic force microscopy (AFM) and x-ray diffractometer (XRD), respectively. To evaluate electrical properties, the capacitance-voltage (C-V) and current density-voltage (J-V) characteristics of Au/Dy-doped La2O3/Si structure were measured.

  • PDF

Study of etching properties of the $HfAlO_3$ thin film using the inductively coupled plasma (유도결합 플라즈마를 이용한 $HfAlO_3$ 박막의 식각특성 연구)

  • Ha, Tae-Kyung;Kim, Dong-Pyo;Woo, Jong-Chang;Um, Doo-Seung;Yang, Xue;Joo, Young-Hee;Kim, Chang-Il
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2009.06a
    • /
    • pp.73-73
    • /
    • 2009
  • 트렌지스터의 채널 길이가 줄어듦에 따라 절연층으로 쓰이는 $SiO_2$의 두께는 얇아져야 한다. 이에 따라 얇아진 절연층에서 터널링이 발생하여 누설전류가 증가하게 되어 소자의 오동작을 유발한다. 절연층에서의 터널링을 줄여주기 위해서는 High-K와 같은 유전율이 높은 물질을 이용하여 절연층의 두께를 높여주어야 한다. 최근에 각광 받고 있는 High-K의 대표적인 물질은 $HfO_2$, $ZrO_2$$Al_2O_3$등이 있다. $HfO_2$, $ZrO_2$$Al_2O_3$$SiO_2$보다 유전상 수는 높지만 밴드갭 에너지, 열역학적 안정성, 재결정 온도와 같은 특성 면에서 $SiO_2$를 완전히 대체하기는 어려운 실정이다. 최근 연구에 따르면 기존의 High-K물질에 금속을 첨가한 금속산화물의 경우 밴드갭 에너지, 열역학적 안정성, 재결정 온도의 특성이 향상되었다는 결과가 있다. 이 금속 산화물 중 $HfAlO_3$가 대표적이다. $HfAlO_3$는 유전상수 18.2, 밴드캡 에너지 6.5 eV, 재결정 온도 $900\;^{\circ}C$이고 열역학적 안전성이 개선되었다. 게이트 절연층으로 사용될 수 있는 $HfAlO_3$는 전극과 기판사이에 적층구조를 이루고 있어, 이방성 식각인 건식 식각에 대한 연구가 필요하다. 본 연구는 $BCl_3$/Ar 유도결합 플라즈마를 이용하여 $HfAlO_3$ 박막의 식각 특성을 알아보았다. RF Power 700 W, DC-bias -150 V, 공정압력 15 mTorr, 기판온도 $40\;^{\circ}C$를 기본 조건으로 하여, $BCl_3$/Ar 가스비율, RF Power, DC-bias 전압, 공정압력에 의한 식각율 조건과 마스크물질과의 선택비를 알아보았다. 플라즈마 분석은 Optical 이용하여 진행하였고, 식각 후 표면의 화학적 구조는 X-ray Photoelectron Spectroscoopy(XPS) 분석을 통하여 알아보았다.

  • PDF

A Study on Pyroelectric Properties of PLZT/PVA Composite Material (PLZT/PVA 복합재료의 초전특성에 관한 연구)

  • Lee, E.S.;Choi, S.C.;Park, H.;Kim, J.W.
    • Journal of the Korean Ceramic Society
    • /
    • v.27 no.5
    • /
    • pp.605-612
    • /
    • 1990
  • In Pb1-xLax(Zry, Tiz)1-x/4O3 system, it selects the composition 7/65/35 (x=7, y=65, z=35) that was reported to have eminent Pyroelectric properties, and that is sintered with PbZrO3+0.3wt.% PbO2 atmosphere powder. From the sintered ceramic and Poly Vinyl Alcohol, the thin wafers are fabricated with 0-3connectivity, and they are researched in Pyroelectric properties and the others according to volume ratio between ceramic and polymer. It was possible to fabricate the film containing ceramic up to 80vol% in PVA polymer. The increment of PLZT ceramic volume fraction improve the pyroelectric coefficient of the composite. On Pyroelectric coefficient and the figure of merit, a little inflection caused by glass point(Tg) of PVA appeared. The degree of inflection is proportioned to the amount of PVA.

  • PDF

Fabrication and Characterization of MFIS-FET using Au/SBT/LZO/Si structure

  • Im, Jong-Hyun;Lee, Gwang-Geun;Kang, Hang-Sik;Jeon, Ho-Seung;Park, Byung-Eun;Kim, Chul-Ju
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2008.06a
    • /
    • pp.174-174
    • /
    • 2008
  • Non-volatile memories using ferroelectric-gate field-effect transistors (Fe-FETs) with a metal/ferroelectric/semiconductor gate stack (MFS-FETs) make non-destructive read operation possible. In addition, they also have features such as high switching speed, non-volatility, radiation tolerance, and high density. However, the interface reaction between ferroelectric materials and Si substrates, i.e. generation of mobile ions and short retention, make it difficult to obtain a good ferroelectric/Si interface in an MFS-FET's gate. To overcome these difficulties, Fe-FETs with a metal/ferroelectric/insulator/semiconductor gate stack (MFIS-FETs) have been proposed, where insulator as a buffer layer is inserted between ferroelectric materials and Si substrates. We prepared $SrBi_2Ta_2O_9$ (SBT) film as a ferroelectric layer and $LaZrO_x$ (LZO) film as a buffer layer on p-type (100) silicon wafer for making the MFIS-FET devices. For definition of source and drain region, phosphosilicate glass (PSG) thin film was used as a doping source of phosphorus (P). Ultimately, the n-channel ferroelectric-gate FET using the SBT/LZO/Si Structure is fabricated. To examine the ferroelectric effect of the fabricated Fe-FETs, drain current ($I_d$) versus gate voltage ($V_g$) characteristics in logarithmic scale was measured. Also, drain current ($I_d$) versus drain voltage ($V_d$) characteristics of the fabricated SBT/LZO/Si MFIS-FETs was measured according to the gate voltage variation.

  • PDF

용액 공정을 이용한 High-k 게이트 절연막을 갖는 고성능 InGaZnO Thin Film Transistors의 전기적 특성 평가

  • So, Jun-Hwan;Park, Seong-Pyo;Lee, In-Gyu;Lee, Gi-Hun;Sin, Geon-Jo;Lee, Se-Won;Jo, Won-Ju
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2012.08a
    • /
    • pp.339-339
    • /
    • 2012
  • 지난 몇 년 동안, 투명 비정질 산화물 반도체는 유기 발광 다이오드, 플렉서블 전자 소자, 솔라 셀, 바이오 센서 등 많은 응용분야에 연구되고 있다. 투명 비정질 산화물 반도체 그룹들 중, 특히 비정질 IGZO 박막 트랜지스터는 비정질 상태임에도 불구하고 높은 이동도와 낮은 동작 전압으로 훌륭한 소자 특성을 보인다. 이러한 고성능의 IGZO 박막 트랜지스터는 RF 마그네트론 스퍼터링이나 pulsed laser deposition과 같은 고진공 장비를 이용하여 이미 여러 그룹에서 제작되고 발표되었다. 하지만 진공 증착 시스템은 제조 비용의 절감이나 디스플레이 패널의 대면적화에 큰 걸림돌이 되고 있고, 이러한 문제점을 극복하기 위해서 용액 공정은 하나의 해결책이 될 수 있다. 용액 공정의 가장 큰 장점으로는 저온 공정이 가능하기 때문에 글라스나 플라스틱 기판에서 대면적으로 제작할 수 있고 진공 장비가 필요없기 때문에 제조 비용을 획기적으로 절감시킬 수 있다. 본 연구에서는 high-k 게이트 절연막과 IGZO 채널 층을 용액 공정을 이용하여 박막 트랜지스터를 제작하고 그에 따른 전기적 특성을 분석하였다. IGZO의 몰 비율은 In, Ga, Zn 순으로 각각 0.2 mol, 0.1 mol, 0.1 mol로 제작하였고, high-k 게이트 절연막으로는 Al2O3, HfO2, ZrO2을 제작하였다. 또한, 용액 공정 IGZO TFT를 제작하기 전, 용액 공정 high-k 게이트 절연막 캐패시터를 제작하여 그 특성을 분석하였다. 다양한 용액 공정 high-k 게이트 절연막 중, 용액공정 HfO2를 이용한 IGZO TFT는 228.3 [mV/dec]의 subthreshold swing, 18.5 [$cm^2/V{\cdot}s$]의 유효 전계 이동도, $4.73{\times}106$의 온/오프 비율을 보여 매우 뛰어난 전기적 특성을 확인하였다.

  • PDF