• Title/Summary/Keyword: W-N thin film

Search Result 303, Processing Time 0.036 seconds

Photovoltaic Efficiencies on Dye-Sensitized Solar Cells Assembled with Graphene-Linked TiO2 Anode Films

  • Kim, A-Young;Kim, Ji-Eun;Kim, Min-Young;Ha, Seung-Won;Tien, Ngyen Thi Thuy;Kang, Mi-Sook
    • Bulletin of the Korean Chemical Society
    • /
    • v.33 no.10
    • /
    • pp.3355-3360
    • /
    • 2012
  • To promote the photoelectric conversion efficiency of dye-sensitized solar cells (DSSCs), graphene is introduced as a working electrode with $TiO_2$ in this study, because it has great transparency and very good conductivity. XRD patterns indicate the presence of graphene and $TiO_2$ particles in graphene-linked $TiO_2$ samples. Moreover, TEM pictures also show that the nano-sized $TiO_2$ particles are highly dispersed and well-linked onto the thin layered graphene. On the basis of the UV-visible spectra, the band gaps of $TiO_2$, 1.0 wt % graphene-$TiO_2$, 5.0 wt % graphene-$TiO_2$, and 10.0 wt % graphene-$TiO_2$ are 3.16, 2.94, 2.25, and 2.11 eV, respectively. Compared to pure $TiO_2$, the energy conversion efficiency was enhanced considerably by the application of graphene-linked $TiO_2$ anode films in the DSSCs to approximately 6.05% for 0.1 wt % graphene-$TiO_2$ with N719 dye (10.0 mm film thickness and $5.0mm{\times}5.0mm$ cell area) under $100mW/cm^2$ of simulated sunlight. The quantum efficiency was the highest when 1.0 wt % of graphene was used. In impedance curves, the resistance was smallest for 1.0 wt % graphene-$TiO_2$-DSSC.

Performance enhancement of Amorphous In-Ga-Zn-O junctionless TFT at Low temperature using Microwave Irradiation

  • Kim, Tae-Wan;Choe, Dong-Yeong;Jo, Won-Ju
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2015.08a
    • /
    • pp.210.1-210.1
    • /
    • 2015
  • 최근 산화물 반도체에 대한 연구가 활발하게 이루어지고 있다. 비정질 산화물 반도체인 In-Ga-Zn-O (IGZO)는 기존의 비정질 실리콘에 비해 공정 단가가 낮으며 넓은 밴드 갭으로 인한 투명성을 가지고 있고, 저온 공정이 가능하여 다양한 기판에 적용이 가능하다. 반도체의 공정 과정에서 열처리는 소자의 특성 개선을 위해 필요하다. 일반적인 열처리 방법으로 furnace 열처리 방식이 주로 이용된다. 그러나 furnace 열처리는 시간이 오래 걸리며 일반적으로 고온에서 이루어지기 때문에 최근 연구되고 있는 유리나 플라스틱, 종이 기판을 이용한 소자의 경우 기판이 손상을 받는 단점이 있다. 이러한 단점들을 극복하기 위하여 저온 공정인 마이크로웨이브를 이용한 열처리 방식이 제안되었다. 마이크로웨이브 열처리 기술은 소자에 에너지를 직접적으로 전달하기 때문에 기존의 다른 열처리 방식들과 비교하여 에너지 전달 효율이 높다. 또한 짧은 공정 시간으로 공정 단가를 절감하고 대량생산이 가능한 장점을 가지고 있으며, 저온의 열처리로 기판의 손상이 없기 때문에 기판의 종류에 국한되지 않은 공정이 가능할 수 있을 것으로 기대된다. 따라서 본 연구에서는 마이크로웨이브 열처리가 소자의 전기적 특성 개선에 미치는 영향을 확인하였다. 제작된 IGZO 박막트렌지스터는 p-type bulk silicon 위에 thermal SiO2 산화막이 100 nm 형성된 기판을 사용하였다. RCA 클리닝을 진행한 후 RF sputter를 사용하여 In-Ga-Zn-O (1:1:1)을 70 nm 증착하였다. 이후에 Photo-lithography 공정을 통하여 active 영역을 형성하였고, 전기적 특성 평가가 용이한 junctionless 트랜지스터 구조로 제작하였다. 후속 열처리 방식으로 마이크로웨이브 열처리를 1000 W에서 2분간 실시하였다. 그리고 기존 열처리 방식과의 비교를 위해 furnace를 이용하여 N2 가스 분위기에서 $600^{\circ}C$의 온도로 30분 동안 열처리를 실시하였다. 그 결과, 마이크로웨이브 열처리를 한 소자의 경우 기존의 furnace 열처리 소자와 비교하여 우수한 전기적 특성을 나타내는 것을 확인하였다. 따라서, 마이크로웨이브를 이용한 열처리 공정은 향후 저온 공정을 요구하는 소자 공정에 활용될 수 있을 것으로 기대된다.

  • PDF

Electrical Characteristics of a-GIZO TFT by RF Sputtering System for Transparent Display Application

  • Lee, Se-Won;Jeong, Hong-Bae;Lee, Yeong-Hui;Jo, Won-Ju
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.02a
    • /
    • pp.100-100
    • /
    • 2011
  • 2004년 일본의 Hosono 그룹에 의해 처음 발표된 이래로, amorphous gallium-indium-zinc oxide (a-GIZO) thin film transistors (TFTs)는 높은 이동도와 뛰어난 전기적, 광학적 특성에 의해 큰 주목을 받고 있다. 또한 넓은 밴드갭을 가지므로 가시광 영역에서 투명한 특성을 보이고, 플라스틱 기판 위에서 구부러지는 성질에 의해 플랫 패널 디스플레이나 능동 유기 발광 소자(AM-OLED), 투명 디스플레이에 응용될 뿐만 아니라, 일반적인 Poly-Si TFT에 비해 백플레인의 대면적화에 유리하다는 장점이 있다. 최근에는 Y2O3나 ZrO2 등의 high-k 물질을 gate insulator로 이용하여 높은 캐패시턴스를 유지함과 동시에 낮은 구동 전압과 빠른 스위칭 특성을 가지는 a-GIZO TFT의 연구 결과가 보고되었다. 하지만 투명 디스플레이 소자 제작을 위해 플라스틱이나 유리 기판을 사용할 경우, 기판 특성상 공정 온도에 제약이 따르고(약 $300^{\circ}C$ 이하), 이를 극복하기 위한 부가적인 기술이 필수적이다. 본 연구에서는 p-type Si을 back gate로 하는 Inverted-staggered 구조의 a-GIZO TFT소자를 제작 하였다. p-type Si (100) 기판위에 RF magnetron sputtering을 이용하여 Gate insulator를 증착하고, 같은 방법으로 채널층인 a-GIZO를 70 nm 증착하였다. a-GIZO를 증착하기 위한 sputtering 조건으로는 100W의 RF power와 6 mTorr의 working pressure, 30 sccm Ar 분위기에서 증착하였다. 소스/드레인 전극은 e-beam evaporation을 이용하여 Al을 150 nm 증착하였다. 채널 폭은 80 um 이고, 채널 길이는 각각 20 um, 10 um, 5 um, 2 um이다. 마지막으로 Furnace를 이용하여 N2 분위기에서 $500^{\circ}C$로 30분간 후속 열처리를 실시한 후에, 전기적 특성을 분석하였다.

  • PDF

$H_2$ plasma resistant Al-doped zinc oxide transparent conducting oxide for a-Si thin film solar cell application

  • Yu, Ha-Na;Im, Yong-Hwan;Lee, Jong-Ho;Choe, Beom-Ho
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.177-177
    • /
    • 2010
  • 고효율 비정질 실리콘 박막 태양전지 제작을 위해서는 광파장대에서 optical confinement 능력을 최대화할 수 있는 기술이 필수적이다. 효율적인 photon trapping을 위해서는 back reflector를 사용하거나 전면전극인 투명전도성막의 표면에 요철을 형성하여 포획된 태양광의 내부 반사를 증가시키거나 전면 투명전극에서 반사를 감소시켜 태양광의 travel length를 증가시키는 방법이 일반적이며, 이를 통해 흡수층의 효율을 최대화할 수 있다. 이 중 전면전극으로 사용되는 투명전도성막은 불소가 도핑된 tin-oxide가 주로 사용되었으나, 최근 들어 Al이 도핑된 산화아연막을 이용한 비정질 실리콘 박막 태양전지 개발에 대한 연구도 활발히 진행되고 있다. 투명전극 증착후 표면의 유효면적을 증가시키기 위해 염산 용액을 이용하여 표면 텍스쳐링을 수행한다. 그후 흡수층인 p-i-n 층을 플라즈마 화학기상증착법을 이용하여 형성하는 것이 일반적이다. 이때 표면처리 된 투명전극은 수소플라즈마에 대해 특성이 변하지 않아야 고효율 비정질 실리콘 박막 태양전지 제조에 적용될 수 있다. 본 연구에서는 표면처리 된 AZO 투명전극의 수소플라즈마에 의한 특성 변화에 대해 고찰하였다. 먼저 AZO 투명전극은 스퍼터링 공정을 적용하여 $1\;{\mu}m$두께로 증착하였고, 0.5 wt%의 HCl 용액을 이용하여 습식 식각을 수행하였다. 수소플라즈마 처리 조건은 $H_2$ flow rate 30 sccm, working pressure 20 mtorr, RF power 300 W, Temp $60^{\circ}C$ 이며 3분간 진행하였다. 표면형상은 수소플라즈마 전 후에는 큰 차이를 보이지 않았으며 AZO의 grain size는 각각 220 nm, 210 nm로 관찰되었다. 투명전극의 가장 중요한 특성인 가시광선 영역에서의 투과도는 수소플라즈마 처리전에는 90 % 이상의 투과도를 보였으나, 수소플라즈마 처리 후에는 85 %로 약간 저하된 특성을 보였다. 그러나 이는 박막 태양전지용 전면전극으로 사용하기 위한 투과도인 80 % 이상을 만족하는 결과로, 비정질 박막 실리콘 태양전지 제작에 사용될 수 있다. 또 하나의 중요한 특성인 Haze factor 역시 수소플라즈마 처리 전 후 모두 10 이상의 값을 나타냈다. 하지만 고효율 실리콘 박막 태양전지에 적용하기 위해서는 Haze factor를 증가시키는 공정 개발에 대한 추가 연구가 필요하다.

  • PDF

Ion Transmittance of Anodic Alumina for Ion Beam Nano-patterning (이온빔 나노 패터닝을 위한 양극산화 알루미나의 이온빔 투과)

  • Shin S. W.;Lee J-H;Lee S. G.;Lee J.;Whang C. N.;Choi I-H;Lee K. H.;Jeung W. Y.;Moon H.-C.;Kim T. G.;Song J. H.
    • Journal of the Korean Vacuum Society
    • /
    • v.15 no.1
    • /
    • pp.97-102
    • /
    • 2006
  • Anodic alumina with self-organized and ordered nano hole arrays can be a good candidate of an irradiation mask to modify the properties of nano-scale region. In order to try using porous anodic alumina as a mask for ion-beam patterning, ion beam transmittance of anodic alumina was tested. 4 Um thick self-standing AAO templates anodized from Al bulk foil with two different aspect ratio, 200:1 and 100:1, were aligned about incident ion beam with finely controllable goniometer. At the best alignment, the transmittance of the AAO with aspect ratio of 200:1 and 100:1 were $10^{-8}\;and\;10^{-4}$, respectively. However transmittance of the thin film AAO with low aspect ratio, 5:1, were remarkably improved to 0.67. The ion beam transmittance of self-standing porous alumina with a thickness larger than $4{\mu}m$ is extremely low owing to high aspect ratio of nano hole and charging effect, even at a precise beam alignment to the direction of nano hole. $SiO_2$ nano dot array was formed by ion irradiation into thin film AAO on $SiO_2$ film. This was confirmed by scanning electron microscopy that the $SiO_2$ nano dot array is similar to AAO hole array.

The Fabrication of Poly-Si Solar Cells for Low Cost Power Utillity (저가 지상전력을 위한 다결정 실리콘 태양전지 제작)

  • Kim, S.S.;Lim, D.G.;Shim, K.S.;Lee, J.H.;Kim, H.W.;Yi, J.
    • Solar Energy
    • /
    • v.17 no.4
    • /
    • pp.3-11
    • /
    • 1997
  • Because grain boundaries in polycrystalline silicon act as potential barriers and recombination centers for the photo-generated charge carriers, these defects degrade conversion effiency of solar cell. To reduce these effects of grain boundaries, we investigated various influencing factors such as thermal treatment, various grid pattern, selective wet etching for grain boundaries, buried contact metallization along grain boundaries, grid on metallic thin film. Pretreatment above $900^{\circ}C$ in $N_2$ atmosphere, gettering by $POCl_3$ and Al treatment for back surface field contributed to obtain a high quality poly-Si. To prevent carrier losses at the grain boundaries, we carried out surface treatment using Schimmel etchant. This etchant delineated grain boundaries of $10{\mu}m$ depth as well as surface texturing effect. A metal AI diffusion into grain boundaries on rear side reduced back surface recombination effects at grain boundaries. A combination of fine grid with finger spacing of 0.4mm and buried electrode along grain boundaries improved short circuit current density of solar cell. A ultra-thin Chromium layer of 20nm with transmittance of 80% reduced series resistance. This paper focused on the grain boundary effect for terrestrial applications of solar cells with low cost, large area, and high efficiency.

  • PDF

Effect of gas composition on the characteristics of a-C:F thin films for use as low dielectric constant ILD (가스 조성이 저유전상수 a-C:F 층간절연막의 특성에 미치는 영향)

  • 박정원;양성훈;이석형;손세일;오경희;박종완
    • Journal of the Korean Vacuum Society
    • /
    • v.7 no.4
    • /
    • pp.368-373
    • /
    • 1998
  • As device dimensions approach submicrometer size in ULSI, the demand for interlayer dielectric materials with very low dielectric constant is increased to solve problems of RC delay caused by increase in parasitic resistance and capacitance in multilevel interconnectins. Fluorinated amorphous carbon in one of the promising materials in ULSI for the interlayer dielectric films with low dielectric constant. However, poor thermal stability and adhesion with Si substrates have inhibited its use. Recently, amorphous hydrogenated carbon (a-C:H) film as a buffer layer between the Si substrate and a-C:F has been introduced because it improves the adhesion with Si substrate. In this study, therfore, a-C:F/a-C:H films were deposited on p-type Si(100) by ECRCVD from $C_2F_6, CH_4$and $H_2$gas source and investigated the effect of forward power and composition on the thickness, chemical bonding state, dielectric constant, surface morphology and roughness of a-C:F films as an interlayer dielectric for ULSI. SEM, FT-IR, XPS, C-V meter and AFM were used for determination of each properties. The dielectric constant in the a-C:F/a-C:H films were found to decrease with increasing fluorine content. However, the dielectric constant increased after furnace annealing in $N_2$atomosphere at $400^{\circ}C$ for 1hour due to decreasing of flurorine content. However, the dielectric constant increased after furnace annealing in $N_2$atmosphere at $400^{\circ}C$ for 1hour due to decreasing of fluorine concentration.

  • PDF

Characteristics of Constructed SPR (Surface Plasmon Resonance) Sensor System for the Detection of Salmonella and hIgG Antigen-Antibody Reaction. (살모넬라와 면역글로블린(hIgG)의 항원-항체반응 감지를 위한 표면 플라즈몬 공명형 센서시스템의 특성)

  • Um, N.S.;Koh, K.N.;Hahm, S.H.;Kim, J.H.;Lee, S.H.;Kang, S.W.
    • Journal of Sensor Science and Technology
    • /
    • v.7 no.4
    • /
    • pp.263-270
    • /
    • 1998
  • Surface Plasmon Resonance (SPR) sensor system, has rapid response and high sensitivity, can be applicable for detecting reaction times of many biospecific interactions. A SPR sensor system was constructed to detect the antigen-antibody reactions of salmonella and hIgG (human immunoglobulin G). Sensor chips made of gold thin film were used for detecting biological bindings of antigen and antibody reactions. The antigen and antibody reactions for salmonella and hIgG were carried out with various time intervals to observed characteristics of these reactions using SPR sensor system. The resonance angle shift changes were clearly observed at the time of salmonella or hIgG antibody injection into sample cell since each antibody was self-assembled on gold chip surface of the sensor. It was found that the antibodies of salmonella and hIgG reacted with its sensor chip surface in 10 minutes and 60 minutes respectively. And the antigens of both salmonella and hIgG were bound to its antibody within 1 minute.

  • PDF

Effect of microwave power on aging dynamics of solution-processed InGaZnO thin-film transistors

  • Kim, Gyeong-Jun;Jo, Won-Ju
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2016.02a
    • /
    • pp.256-256
    • /
    • 2016
  • 기존의 디스플레이 기슬은 마스크를 통해 특정 부분에만 유기재료를 증착시키는 방법을 사용하였으나, 기판의 크기가 커짐에 따라 공정조건에 제약이 발생하였다. 이를 해결하기 위해 최근 용액 공정에 대한 연구가 활발히 진행되고 있다. 용액 공정은 기존 진공 증착 방식과 비교하였을 때 상온, 대기압에서 증착이 가능하며 경제적이고, 대면적 균일 증착에 유리하다는 장점이 있다. 반면, 용액 공정으로 제작한 소자는 시간이 지남에 따라 점차 전기적 특성이 변하는 aging effect를 보인다. Aging effect는 용액에 포함된 C기와 OH기 기반의 불순물의 영향으로 시간의 경과에 따라서 문턱전압, subthreshold swing 및 mobility 등의 전기적 특성이 변하는 현상으로 고품질의 박막을 형성하기 위해서는 고온의 열처리가 필요하다. 지금까지 고품질 박막 형성을 위한 열처리는 퍼니스 (furnace) 장비에서 주로 이루어졌는데, 시간이 오래 걸리고, 상대적으로 고온 공정이기 때문에 유리, 종이, 플라스틱과 같은 다양한 기판에 적용하기 어렵다는 단점이 있다. 따라서, 본 연구에서는 $100^{\circ}C$ 이하의 저온에서도 열처리가 가능한 microwave irradiation (MWI) 방법을 이용하여 solution-processed InGaZnO TFT를 제작하였고, 기존의 열처리 방식인 furnace로 열처리한 TFT 소자와 aging effect를 비교하였다. 먼저, solution-processed IGZO TFT를 제작하기 위해 p type Si 기판을 열산화시켜서 100 nm의 SiO2 게이트 산화막을 성장시켰고, 스핀코팅 방법으로 a-IGZO 채널층을 형성하였다. 증착후 열처리를 위하여 1000 W의 마이크로웨이브 출력으로 15분간 MWI를 실시하여 a-IGZO TFT를 제작하였고, 비교를 위하여 furnace N2 gas 분위기에서 $600^{\circ}C$로 30분간 열처리한 TFT를 준비하였다. 제작된 직후의 TFT 특성을 평가한 결과, MWI 열처리한 소자가 퍼니스 열처리한 소자보다 높은 이동도, 낮은 subthreshold swing (SS)과 히스테리시스 전압을 가지는 것을 확인하였다. 한편, aging effect를 평가하기 위하여 제작 후에 30일 동안의 특성변화를 측정한 결과, MWI 열처리 소자는 30일 동안 문턱치 전압(VTH)의 변화량 ${\Delta}VTH=3.18[V]$ 변화되었지만, furnace 열처리 소자는 ${\Delta}VTH=8.56[V]$로 큰 변화가 있었다. 다음으로 SS의 변화량은 MWI 열처리 소자가 ${\Delta}SS=106.85[mV/dec]$인 반면에 퍼니스 열처리 소자는 ${\Delta}SS=299.2[mV/dec]$이었다. 그리고 전하 트래핑에 의해서 발생하는 게이트 히스테리시스 전압의 변화량은 MWI 열처리 소자에서 ${\Delta}V=0.5[V]$이었지만, 퍼니스 열처리 소자에서 ${\Delta}V=5.8[V]$의 큰 수치를 보였다. 결과적으로 MWI 열처리 방식이 퍼니스 열처리 방식보다 소자의 성능이 우수할 뿐만 아니라 aging effect가 개선된 것을 확인할 수 있었고 차세대 디스플레이 공정에 있어서 전기적, 화학적 특성을 개선하는데 기여할 것으로 기대된다.

  • PDF

CMOS 소자 응용을 위한 Plasma doping과 Silicide 형성

  • Choe, Jang-Hun;Do, Seung-U;Seo, Yeong-Ho;Lee, Yong-Hyeon
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.456-456
    • /
    • 2010
  • CMOS 소자가 서브마이크론($0.1\;{\mu}m$) 이하로 스케일다운 되면서 단채널 효과(short channel effect), 게이트 산화막(gate oxide)의 누설전류(leakage current)의 증가와 높은 직렬저항(series resistance) 등의 문제가 발생한다. CMOS 소자의 구동전류(drive current)를 높이고, 단채널 효과를 줄이기 위한 가장 효율적인 방법은 소스 및 드레인의 얕은 접합(shallow junction) 형성과 직렬 저항을 줄이는 것이다. 플라즈마 도핑 방법은 플라즈마 밀도 컨트롤, 주입 바이어스 전압 조절 등을 통해 저 에너지 이온주입법보다 기판 손상 및 표면 결함의 생성을 억제하면서 고농도로 얕은 접합을 형성할 수 있다. 그리고 얕은 접합을 형성하기 위해 주입된 불순물의 활성화와 확산을 위해 후속 열처리 공정은 높은 온도에서 짧은 시간 열처리하여 불순물 물질의 활성화를 높여주면서 열처리로 인한 접합 깊이를 얕게 해야 한다. 그러나 접합의 깊이가 줄어듦에 따라서 소스 및 드레인의 표면 저항(sheet resistance)과 접촉저항(contact resistance)이 급격하게 증가하는 문제점이 있다. 이러한 표면저항과 접촉저항을 줄이기 위한 방안으로 실리사이드 박막(silicide thin film)을 형성하는 방법이 사용되고 있다. 본 논문에서는 (100) p-type 웨이퍼 He(90 %) 가스로 희석된 $PH_3$(10 %) 가스를 사용하여 플라즈마 도핑을 실시하였다. 10 mTorr의 압력에서 200 W RF 파워를 인가하여 플라즈마를 생성하였고 도핑은 바이어스 전압 -1 kV에서 60 초 동안 실시하였다. 얕은 접합을 형성하기 위한 불순물의 활성화는 ArF(193 nm) excimer laser를 통해 $460\;mJ/cm^2$의 에니지로 열처리를 실시하였다. 그리고 낮은 접촉비저항과 표면저항을 얻기 위해 metal sputter를 통해 TiN/Ti를 $800/400\;{\AA}$ 증착하고 metal RTP를 사용하여 실리사이드 형성 온도를 $650{\sim}800^{\circ}C$까지 60 초 동안 열처리를 실시하여 $TiSi_2$ 박막을 형성하였다. 그리고 $TiSi_2$의 두께를 측정하기 위해 TEM(Transmission Electron Microscopy)을 측정하였다. 화학적 결합상태를 분석하기 위해 XPS(X-ray photoelectronic)와 XRD(X-ray diffraction)를 측정하였다. 접촉비저항, 접촉저항과 표면저항을 분석하기 위해 TLM(Transfer Length Method) 패턴을 제작하여 I-V 특성을 측정하였다. TEM 측정결과 $TiSi_2$의 두께는 약 $580{\AA}$ 정도이고 morphology는 안정적이고 실리사이드 집괴 현상은 발견되지 않았다. XPS와 XRD 분석결과 실리사이드 형성 온도가 $700^{\circ}C$에서 C54 형태의 $TiSi_2$ 박막이 형성되었고 가장 낮은 접촉비저항과 접촉저항 값을 가진다.

  • PDF